高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第1题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(4)。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
第2题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(56)。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
第3题:
● 下面关于 Cache(高速缓冲存储器)的叙述, “ (9) ”是错误的。
(9)
A. 在体系结构上,Cache 存储器位于主存与 CPU之间
B. Cache 存储器存储的内容是主存部分内容的拷贝
C. 使用 Cache 存储器并不能扩大主存的容量
D. Cache 的命中率只与其容量相关
第4题:
高速缓冲存储器Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第5题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。
Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的一部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(L2 Cache)。