8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。
A.T1 和T2
B.T2 和T3
C.T3 和T4
D.随机
第1题:
答案:程序方式 ;中断方式; DMA方式 ;条件传送 ;64KB
解析:CPU与外设之间的数据传输有以下三种方式:程序方式、中断方式、DMA方式。其中程序方式又可分为无条件传送方式和条件传送方式两种方式。在CPU外设传送数据不太频繁的情况下一般采用无条件传送方式。在CPU用于传输数据的时间较长且外设数目不多时采用条件传送方式。在实时系统以及多个外设的系统中,为了提高CPU的效率和使系统具有实时性能,采用中断传送方式。如I/O设备的数据传输效率较高,那么CPU和这样的外设进行数据传输是,即使尽量压缩程序查询方式和中断方式中的非数据传输时间,也仍然不能满足要求。这是因为在这两种方式下,还存在另外一个影响速度的原因,即它们都是按字节或字来进行传输的。为了解决这个问题,实现按数据块传输,就需要改变传输方式,这就是直接存储器传输方式,即DMA方式。
第2题:
对于与速度较慢的存储器或者是I/O设备进行数据传输时,为了正确地读取和发送指令和数据,通常需要加入等待周期Tw,加入的地方是在______。
A.T1和T2之间
B.T2和T3之间
C.T3和T4之间
D.T4之后
第3题:
第4题:
基本的8086总线周期由()个T状态组成,TW称为()状态,在()之间和()之间插入。
第5题:
在CPU中配置高速缓冲存储器(Cache)是为了解决()。
第6题:
Intel8086/8088CPU中,决定是否需要在T3周期后插入TW周期是根据什么来决定的?
第7题:
在8086/8088CPU中,每个总线周期通常由什么状态组成?但在存储器或I/O端口工作速度低的情况下,CPU自动插入什么状态?
第8题:
8086/8088CPU与慢速的存储器或I/O接口之间为了使速度能匹配,有时需要在()状态之间插入若干个等待周期Tw。
第9题:
I/O接口位于()。
第10题:
总线接口部件负责CPU与存储器、()之间的数据传送,即从内存单元或者外设端口中取数据,传送给执行部件。
第11题:
采用速度更快的主存
在CPU和主存之间插入少量的高速缓冲存储器
在CPU周期中插入等待周期
扩大主存的容量
第12题:
第13题:
在异步工作方式时,当存储器的读出时间大于CPU所要求的时间时,为了保证CPU与存储器时序的正确配合,就要利用【 】信号,使CPU插入一个等待周期TW状态。
第14题:
在CPU中配置高速缓冲存储器(Cache)是为了解决( )。
A.内存与辅助存储器之间速度不匹配的问题
B.CPU与辅助存储器之间速度不匹配的问题
C.CPU与内存储器之间速度不匹配的问题
D.主机与外设之间速度不匹配的问题
第15题:
8086CPU中,如有必要时,可以在哪两个时钟周期之间插入1个或多个TW等待周期?
第16题:
8086/8088CPU与慢速存储器或I/O接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。
第17题:
为了解决CPU和主存速度不匹配的问题,通常采用的方法是()。
第18题:
8086CPU与慢速的存储器或I/O接口之间,为了使传送速度能匹配,有时需要在()状态之间插入若干个等待周期TW。
第19题:
在8086/8088CPU中,为了减少CPU等待取指所需的时间,设置了()
第20题:
8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。
第21题:
微型计算机配置高速缓冲存储器是为了解决()
第22题:
配置高速缓冲存储器(Cache)是为了解决()问题。
第23题:
第24题:
T1和T2
T2和T3
T3和T4
随机