参考答案和解析
正确答案:B
更多“8086的读周期时序在()时钟周期时,数据总线上有一段高阻态(浮空状态)。A、T1B、T2C、T3D、T4”相关问题
  • 第1题:

    8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


    正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。

  • 第2题:

    在8086中,一个最基本的总线周期由()个时钟周期组成,如果8086的主频为5MHz,则总线周期为()。


    正确答案:4;800ns

  • 第3题:

    在8086最小方式的总线读时序图中,在T2时钟周期时,AD0-ADl5,总线上有一个()。


    正确答案:高阻态

  • 第4题:

    什么是总线周期?8086CPU的读/写总线周期各包含多少个时钟周期?什么情况下需要插入等待周期TW,什么情况下会出现空闲状态TI


    正确答案: 8086CPU经外部总线对存储器或I/O端口进行一次信息的输入或输出过程所需要的时间,称为总线周期。8086CPU的读/写总线周期通常包括T1、T2、T3、T4状态4个时钟周期。
    在高速的CPU与慢速的存储器或I/O接口交换信息时,为了防止丢失数据,会由存储器或外设通过READY信号线,在总线周期的T3和T4之间插入1个或多个必要的等待状态TW,用来进行必要的时间补偿。
    在BIU不执行任何操作的两个总线周期之间会出现空闲状态TI

  • 第5题:

    在8086读总线周期中,进入T3后发现READY=0,需要插入等待状态,则在插入等待状态时其引脚的高地址A19~A16()。

    • A、表示读数据对应的高4位的地址
    • B、表示CPU当前工作状态
    • C、处于高阻状态
    • D、处于不定状态

    正确答案:B

  • 第6题:

    什么叫总线周期?在CPU 读/写总线周期中,数据在哪个机器状态出现在数据总线上?


    正确答案:CPU完成一次存储器访问或I/O端口操作所需要的时间称为一个总线周期,由几个T状态组成。在读/写总线周期中,数据在T2~T4状态出现在数据总线上。

  • 第7题:

    8086总线周期时序中,所存地址是在()状态。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:A

  • 第8题:

    总线周期的含义是什么?8088/8086基本总线周期由几个时钟周期组成?


    正确答案:总线周期是指CPU从存储器或I/O端口存取一个字节所需的时间。8088/8086基本总线周期由4个时钟周期组成。

  • 第9题:

    在8086/8088的延长总线周期中,在()之后插入Tw。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:C

  • 第10题:

    8086/8088微处理器的一个总线周期在()之后插入。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:C

  • 第11题:

    8086CPU读数据操作在总线周期的()时刻.

    • A、T1
    • B、T1,T2
    • C、T2,T3
    • D、T3,T4

    正确答案:D

  • 第12题:

    单选题
    8086的读周期时序在()时钟周期时,数据总线上有一段高阻态(浮空状态)。
    A

    T1

    B

    T2

    C

    T3

    D

    T4


    正确答案: A
    解析: 暂无解析

  • 第13题:

    在8086CPU从总线上撤消地址,使总线的低16位置成高阻态,其最高4位用来输出总线周期的()

    • A、数据信息
    • B、控制信息
    • C、状态信息
    • D、地址信息

    正确答案:C

  • 第14题:

    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

  • 第15题:

    8086CPU在响应外部HOLD请求后将()。

    • A、转入特殊中断服务程序
    • B、进入等待周期
    • C、只接收外部数据
    • D、所有三态引脚处于高阻,CPU放弃对总线控制

    正确答案:D

  • 第16题:

    8086的存储器读操作中,地址信息出现在()状态。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:A

  • 第17题:

    8086的写总线周期在T4状态()

    • A、完成数据传送
    • B、输出地址
    • C、输出控制信号
    • D、检测数据传送

    正确答案:A

  • 第18题:

    8088/8086中,关于总线周期叙述不正确的是()。

    • A、总线周期通常由连续的T1~T4组成
    • B、在读写操作数时才执行总线周期
    • C、总线周期允许插入等待状态
    • D、总线周期允许存在空闲状态

    正确答案:B

  • 第19题:

    总线周期为T1、T2、T3、T4,若要增加等待状态TW,它应插在()之后

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:C

  • 第20题:

    8086CPU通过数据总线对()进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括()时钟周期。


    正确答案:存储器或I/O接口;4

  • 第21题:

    8086最小模式下的存储器读周期中地址锁存发生在总线周期的()时刻。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:A

  • 第22题:

    在8086中,一个基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU往总线上发()信息.

    • A、状态
    • B、数据
    • C、地址
    • D、其他

    正确答案:C

  • 第23题:

    问答题
    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?

    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。
    解析: 暂无解析