MENDOCINO处理器内核集成了()KB的二级缓存
第1题:
A.128
B.256
C.512
D.1024
第2题:
()处理器是第一个片内的二级缓存的速度与处理器的速度同步的处理器。
第3题:
目前Celeron 3 CPU的L2 Cache二级缓存是()
第4题:
XScale微处理器使用的是ARM公司()版内核和指令集。
第5题:
在主流的PC机中,CPU的二级缓存、内存和硬盘的容量使用单位分别是()。
第6题:
CPU性能指标有()
第7题:
COPPERMINE采用全新的核心设计,内置512KB与CPU主频同步运行的二级缓存,并率先采用0.18微米的工艺
第8题:
威盛C7处理器集成了()多媒体指令集。
第9题:
主频、缓存、倍频、二级缓存
主频、缓存、前端总线、功耗
主频、内核数量、前端总线、功耗
主频、内核数量、缓存、功耗
第10题:
MMX
SSE
SSE2
SSE3
第11题:
MMX
SSE
SSE2
SSE3
X86-64
第12题:
128
256
512
1024
第13题:
从()处理器开始用到二级缓存。
第14题:
POWER7处理器每核心二级缓存为?()
第15题:
关于处理器内核的体系结构和实现结构说法正确的是()
第16题:
CPU的参数如下:LGA775/0.09um/L22048/FSB800MHz/盒装,其中L22048K中的“2048K”指的是()。
第17题:
()处理器是第一个拥有片内的二级缓存的处理器
第18题:
对ARM7微处理器说法不正确的是()。
第19题:
Intel Core i7处理器的主要特点有()。
第20题:
采用QPI总线技术
基于全新的Nehalem架构
支持SMT超线程技术
升级SSE4.2指令集
每个核心拥有256KB的独立二级缓存
第21题:
PENTIUMPRO
80486
PENTIUMMMX
PENTIUMII
第22题:
兼容16位的Thumb指令集
集成式RISC内核
集成了ICE-RT逻辑
哈佛体系结构
第23题:
相同体系结构的处理器内核,其实现结构也相同
相同体系结构的处理器内核,可以有不同的实现结构
相同实现结构的处理器内核,其体系结构可能不同
不同实现结构的处理器内核,其体系结构必然不同