更多“在基于8086的微计算机系统中,存储器是如何组织的?是如何与处理器总线连接的?/BHE信号起什么作用?”相关问题
  • 第1题:

    什么是高速缓冲存储器?在计算机系统中它是如何发挥作用的?
    高速缓冲存储器,是一个相对于主存来说容量很小、速度特快、用静态存储器器件实现的存储器系统。
    它的作用在于缓解主存速度慢、跟不上CPU渎写速度要求的矛盾。它的实现原理是,把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而直接从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。

  • 第2题:

    8086与外部存储器芯片的连接方式采用哪三种总线连接?


    正确答案: 数据线、地址线、控制信号线

  • 第3题:

    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

  • 第4题:

    8086系统中的存储器分为几个逻辑段?各段之间的关系如何?每个段寄存器的作用是什么?


    正确答案: 8086CPU将1MB的存储空间分成逻辑段来进行管理:每个逻辑段最小为16B。所以最多可分成64K个段;每个逻辑段最大为64KB,最少可分成16个逻辑段。各段的起始位置由程序员指出,可以彼此分离,也可以首尾相连、重叠或部分重叠。
    4个16位的段寄存器用来存放每一个逻辑段的段起始地址:CS中为代码段的起始地址;DS中为数据段的起始地址;SS中为堆栈段的起始地址;ES中为附加段的起始地址。

  • 第5题:

    8086微机系统中在最大模式下增加总线控制器8288的目的是()

    • A、控制处理器工作
    • B、解决总线共享和产生控制信号
    • C、提高总线驱动能力
    • D、以上都不是

    正确答案:B

  • 第6题:

    8086的微计算机系统中,存储器是如何组织的?是如何与处理器总线连接的?/BHE信号起什么作用?


    正确答案:8086为16位处理器,可访问1M字节的存储器空间;1M字节的存储器分为两个512K字节的存储体,命名为偶字节体和奇字节体;偶体的数据线连接D7~D0,“体选”信号接地址线A0;奇体的数据线连接D15~D8,“体选”信号接/BHE信号;BHE#信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节访问、高字节访问及字访问

  • 第7题:

    在基于8086的微计算机系统中,存储器是如何组织的?是如何与处理器总线连接的?BHE#信号起什么作用?


    正确答案: 8086为16位处理器,可访问1M字节的存储器空间;1M字节的存储器分为两个512K字节的存储体,命名为偶字节体和奇字节体;偶体的数据线连接D7~D0,“体选”信号接地址线A0;奇体的数据线连接D15~D8,“体选”信号接BHE#信号;BHE#信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节访问、高字节访问及字访问。

  • 第8题:

    在一个8086的系统中,以8259A作为INT中断请求的输入控制端,问外设发出的中断请求信号应如何与8259A连接?中断矢量地址是如何确定的?


    正确答案: 外设的中断请求信号应接到8259A的某个中断请求输入端IRQn。
    在第二个中断响应周期时8259A向数据总线送出一个字节的中断类型号,8086CPU在收到中断类型号后,将这个字节数据乘上4,所得结果即为中断矢量地址。

  • 第9题:

    问答题
    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

    正确答案: 微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
    解析: 暂无解析

  • 第10题:

    问答题
    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?

    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。
    解析: 暂无解析

  • 第11题:

    问答题
    8086基本总线周期是如何组成的?各状态中完成什么基本操作?

    正确答案: 基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。
    T.1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;
    T.2期间发出读写命令信号/RD、/WR及其它相关信号;
    T.3期间完成数据的访问;
    T.4结束该总线周期。
    解析: 暂无解析

  • 第12题:

    填空题
    8086系统中的BHE信号通常作为()地址存储体的体选信号。当BHE为()电平时有效。

    正确答案: 奇,低
    解析: 暂无解析

  • 第13题:

    为什么8086的AD信号不能直接连接到系统总线?


    正确答案: ①8086的AD信号分时复用,为将地址信号与数据信号隔离,必须使用地址锁存器和数据收发器;
    ②即使不存在分时复用,主板上芯片较多,仅靠CPU引脚构成总线,驱动能力不能满足负载,所以8086的AD信号不能直接连接到系统总线。

  • 第14题:

    8086系统中存储器为什么要分段?各逻辑段之间的关系如何?


    正确答案: 8086/8088系统中,可寻址的存储器空间达1M字节,要对整个存储器空间寻址,需要20位长的地址码,而CPU内部可以提供地址的寄存器及算术逻辑运算单元都是16位,其寻址范围为64K字节(16位地址)。因此在8086/8088系统中,把整个存储空间分成许多逻辑段,这些逻辑段容量不能超过64K字节。对任何一个存储单元,只要能得到它所在段的首地址和段内的相对地址(16位),就可对它进行访问。
    逻辑段的首地址可在整个存储空间内进行设置,各个逻辑段之间可以紧密相连,也可以相互重叠(完全重叠或部分重叠)。

  • 第15题:

    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


    正确答案:微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。

  • 第16题:

    8086中引脚BHE信号有效的含义表示什么?


    正确答案:高8位数据线D15~D8有效

  • 第17题:

    8086系统中的BHE信号通常作为()地址存储体的体选信号。当BHE为()电平时有效。


    正确答案:奇;低

  • 第18题:

    什么是存储器的物理地址和逻辑地址?在8086系统中,如何由逻辑地址计算物理地址?


    正确答案: 逻辑地址是思维性的表示,由段地址和偏移地址联合表示的地址类型叫逻辑地址。物理地址是真实存在的唯一地址,指的是存储器中各个单元的单元号。
    在8086系统中,物理地址=段地址×10H+偏移地址

  • 第19题:

    8086/8088CPU与存储器连接时,三总线如何连接?


    正确答案:存储芯片与系统总线的连接分为地址总线、数据总线和控制信号总线。
    1)地址总线分为低位地址线和高位地址线。低位地址线直接接至芯片的地址引脚,用于片内寻址,高位地址通过译码器接存储器芯片的片选端,用于片间寻址。地址线的连接将确定芯片的地址空间。
    2)与8086数据总线连接则需分为两个存储体,分别与高8位、低8位数据线连接。
    常用的1、4位结果存储器芯片用位扩充原则与8088数据总线连接,8位存储器直接与8088数据总线连接。
    3)控制总线与存储器有关的控制信号在最小方式下有M/IO(8088为IO/M)、RD、WR、BHE(8088无);    最大方式下有MRDC、MWTC、AMWC,这些信号可参与译码,也可直接与存储器控制端连接。

  • 第20题:

    在计算机系统中总线起到什么作用?按总线的结构和连接对象及范围不同,如何分的?


    正确答案: 在计算机系统中总线是系统中各个部件信息交换的公共通道,各部件之间的联系都是通过总线实现的,总线在计算机中起到重要的作用。按总线的结构和连接对象及范围不同,通常可分为微处理器片内总线、系统总线、外部总线。

  • 第21题:

    问答题
    8086的微计算机系统中,存储器是如何组织的?是如何与处理器总线连接的?/BHE信号起什么作用?

    正确答案: 8086为16位处理器,可访问1M字节的存储器空间;1M字节的存储器分为两个512K字节的存储体,命名为偶字节体和奇字节体;偶体的数据线连接D7~D0,“体选”信号接地址线A0;奇体的数据线连接D15~D8,“体选”信号接/BHE信号;BHE#信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节访问、高字节访问及字访问
    解析: 暂无解析

  • 第22题:

    问答题
    什么是存储器的物理地址和逻辑地址?在8086系统中,如何由逻辑地址计算物理地址?

    正确答案: 逻辑地址是思维性的表示,由段地址和偏移地址联合表示的地址类型叫逻辑地址。物理地址是真实存在的唯一地址,指的是存储器中各个单元的单元号。
    在8086系统中,物理地址=段地址×10H+偏移地址
    解析: 暂无解析

  • 第23题:

    问答题
    什么是高速缓冲存储器?在计算机系统中它是如何发挥作用的?

    正确答案: 高速缓冲存储器,是一个相对于主存来说容量很小、速度特快、用静态存储器器件实现的存储器系统。
    它的作用在于缓解主存速度慢、跟不上CPU渎写速度要求的矛盾。它的实现原理是,把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而直接从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。
    解析: 暂无解析

  • 第24题:

    问答题
    在计算机系统中总线起到什么作用?按总线的结构和连接对象及范围不同,如何分的?

    正确答案: 在计算机系统中总线是系统中各个部件信息交换的公共通道,各部件之间的联系都是通过总线实现的,总线在计算机中起到重要的作用。按总线的结构和连接对象及范围不同,通常可分为微处理器片内总线、系统总线、外部总线。
    解析: 暂无解析