已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?

题目

已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?


相似考题
更多“已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A”相关问题
  • 第1题:

    一存储器芯片有13条地址引脚、8条数据引脚,请问该存储器芯片内有()个字节单元。


    正确答案:8K

  • 第2题:

    64K*1位的DRAM芯片通常有()条地址线引脚。

    • A、16
    • B、8
    • C、1
    • D、4

    正确答案:B

  • 第3题:

    DRAM2116(16K×1)外部引脚有()

    • A、7条地址线,2条数据线
    • B、7条地址线,1条数据线
    • C、14条地址线,2条数据线
    • D、14条地址线,1条数据线

    正确答案:A

  • 第4题:

    某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?


    正确答案:该芯片的外部引脚应有10条地址线,8条数据线。
    RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是8K×8位。

  • 第5题:

    有一SRAM芯片,地址引脚有10根,数据引脚有4根,该芯片容量是()

    • A、1K×4
    • B、2K×8
    • C、512×4
    • D、1K×8

    正确答案:A

  • 第6题:

    下列容量的ROM芯片除电源和地线,还有多少个输入引脚和输出引脚?写出信号名 称。  (1)64×4     (2)512×8     (3)128K×8     (4)16K×8    (5)1M×16


    正确答案: 根据存储容量计算公式可得以上各芯片的地址、数据引脚分别为:
    64×4:地址线k= log2(64)= log2(26)= 6根,数据线=4根;
    512×8:地址线k= log2(512)= log2(29)= 9根,数据线=8根;
    128k×8:地址线k= log2(128*1024)= log2(217)= 17根,数据线=8根;
    16k×8:地址线k= log2(16*1024)= log2(214)= 14根,数据线=8根;
    1M×16:地址线k= log2(1024*1024)= log2(220)= 20根,数据线=16根。 此外,所有ROM芯片都需要一根片选信号引脚;对于PROM,EPROM通常还需要“输出允许”和“编程脉冲”输入引脚。
    E.EPROM芯片除了有“片选”、“输出允许”和“写允许”外,通常还有表示“写入完成”的状态信号引脚。

  • 第7题:

    已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。


    正确答案:若芯片内部采用128×128矩阵排列,设芯片的最大刷新间隔时间为2ms ,则相邻两行之间的刷新间隔为:刷新间隔=最大刷新间隔时间÷行数=2ms÷128=15.625μs可取刷新间隔15.5μs。

  • 第8题:

    单选题
    某容量为256M的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是:()
    A

    19

    B

    22

    C

    30

    D

    36


    正确答案: A
    解析:

  • 第9题:

    问答题
    DRAM芯片怎么有行地址又有列地址?

    正确答案: DRAM芯片容量大、芯片小,高集成度,引脚数量少。故DRAM芯片将地址引脚分时复用,即用一组地址引脚传送两批地址。第一批地址称行地址,第二批地址称列地址。
    解析: 暂无解析

  • 第10题:

    问答题
    已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?

    正确答案: 需要的芯片数=128片。
    解析: 暂无解析

  • 第11题:

    问答题
    已知一个SRAM芯片的容量力8K×8,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?还有什么信号线?

    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。
    另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。
    解析: 暂无解析

  • 第12题:

    问答题
    已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?

    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。
    解析: 暂无解析

  • 第13题:

    某种存储器芯片有12条地址引脚、4条数据引脚,若要利用此类芯为某系统扩展16K的8位存储器,请问需要()片这样的存储器芯片。


    正确答案:8

  • 第14题:

    DRAM芯片怎么有行地址又有列地址?


    正确答案:DRAM芯片容量大、芯片小,高集成度,引脚数量少。故DRAM芯片将地址引脚分时复用,即用一组地址引脚传送两批地址。第一批地址称行地址,第二批地址称列地址。

  • 第15题:

    已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为()字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为()。


    正确答案:2K;27FFH

  • 第16题:

    “4K×4位”DRAM芯片有几根地址线?有几根数据线(不考虑输入/输出分别缓冲)?


    正确答案:片内寻址应使用 12位地址,因采用行、列地址分时传送技术,故地址线只需6根。该芯片数据线为4根。

  • 第17题:

    已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条? 


    正确答案: 根据存储芯片地址线数量计算公式,k=log2(1024*8)= log2(213)=13,即总计有13根地址线。另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。

  • 第18题:

    巳知一个DRAM芯片外部引脚信号中有4根数据线,7根地址线,计算它的容量。


    正确答案:根据存储容量计算公式S=2k×I,可得该芯片的存储容量为:214*4=16K×4bit(位),也可表示为64Kb=8KB(字节)。

  • 第19题:

    某一SRAM芯片,容量为16K×1位,则其地址线条数下面哪项正确()。

    • A、18根
    • B、16K根
    • C、14根
    • D、22根

    正确答案:C

  • 第20题:

    问答题
    巳知一个DRAM芯片外部引脚信号中有4根数据线,7根地址线,计算它的容量。

    正确答案: 根据存储容量计算公式S=2k×I,可得该芯片的存储容量为:214*4=16K×4bit(位),也可表示为64Kb=8KB(字节)。
    解析: 暂无解析

  • 第21题:

    问答题
    巳知一个DRAM芯片外部引脚信号中有4条数据线,7条地址线,计算它的容量。

    正确答案: 根据存储容量计算公式S=2k×I,可得该芯片的存储容量为:214*4=16K×4bit(位),也可表示为64Kb=8KB(字节)
    解析: 暂无解析

  • 第22题:

    问答题
    已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

    正确答案: 若芯片内部采用128×128矩阵排列,设芯片的最大刷新间隔时间为2ms ,则相邻两行之间的刷新间隔为:刷新间隔=最大刷新间隔时间÷行数=2ms÷128=15.625μs可取刷新间隔15.5μs。
    解析: 暂无解析

  • 第23题:

    单选题
    有一静态RAM芯片,其地址引脚有10根,数据引脚4根,该芯片的容量是(  )
    A

    1K×4位

    B

    512×8位

    C

    10×4位

    D

    1K×8位


    正确答案: D
    解析:

  • 第24题:

    问答题
    下列容量的ROM芯片除电源和地线,还有多少个输入引脚和输出引脚?写出信号名 称。  (1)64×4     (2)512×8     (3)128K×8     (4)16K×8    (5)1M×16

    正确答案: 根据存储容量计算公式可得以上各芯片的地址、数据引脚分别为:
    64×4:地址线k= log2(64)= log2(26)= 6根,数据线=4根;
    512×8:地址线k= log2(512)= log2(29)= 9根,数据线=8根;
    128k×8:地址线k= log2(128*1024)= log2(217)= 17根,数据线=8根;
    16k×8:地址线k= log2(16*1024)= log2(214)= 14根,数据线=8根;
    1M×16:地址线k= log2(1024*1024)= log2(220)= 20根,数据线=16根。 此外,所有ROM芯片都需要一根片选信号引脚;对于PROM,EPROM通常还需要“输出允许”和“编程脉冲”输入引脚。
    E.EPROM芯片除了有“片选”、“输出允许”和“写允许”外,通常还有表示“写入完成”的状态信号引脚。
    解析: 暂无解析