下列关于Cache的描述中正确的是 ()(多选)
A.缓解快速CPU与慢速主存之间的速度差异
B.实现Cache目标的理论基础是局部性原理
C.在存储体系中,Cache处于CPU和主存之间
D.Cache的写穿策略是指CPU写Cache的同时也把数据写入主存
第1题:
下面关于CPU与 Cache 之间关系的叙述中,正确的是
A.Cache中存放的是主存储器中一部分信息的映像
B.用户可以直接访问Cache
C.片内Cache要比二级Cache的容量大得多
D.二级Cache要比片内Cache的速度快得多
第2题:
下列关于Cache的描述中,哪一个是错误的?
A.Cache是缓冲技术在存储体系中的一个具体应用
B.Cache的主要特点之一是存储容量大
C.Cache处于内存和CPU之间
D.Cache中一般存放内存的一部分副本
第3题:
关于存储器读写速度,下列排序正确的是( )。
A.Cache>RAM>硬盘>软盘
B.RAM>Cache>硬盘>软盘
C.Cache>硬盘>RAM>软盘
D.RAM>Cache>软盘>硬盘
第4题:
以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。
A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用
第5题:
第6题:
下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()
第7题:
关于spark中cache算子与persist算子关系叙述正确的是()
第8题:
关于高速缓冲存储器cache的描述,不正确的是()
第9题:
关于华为T系列存储阵列cache镜像技术,以下描述不正确的是 ()
第10题:
下列关于Cache的描述中不正确的是()。
第11题:
没有CAChe的微机,只有主存能与CPU直接进行信息交换
拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息
一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe
CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留
第12题:
Cache中存放的是主存储器中一部分信息的映像
用户可以直接访问Cache
片内Cache要比二级Cache的容量大得多
二级Cache要比片内Cache的速度快得多
第13题:
● 以下关于Cache的叙述中,正确的是 (10) 。
(10)
A. 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素
B. Cache的设计思想是在合理的成本下提高命中率
C. Cache的设计目标是容量尽可能与主存容量相等
D. CPU中的Cache容量应大于CPU之外的Cache容量
第14题:
下面是关于微型计算机存储系统是的层次结构描述正确的是()
A.CPU.内存.cach
B.外存B、CPU、cache、内存、外存
C.内存、cache、CPU、外存
D.内存、cache、外存、CPU
第15题:
下列关于存储器读写速度的顺序,正确的是( )。
A.RAM>Cache>硬盘>软盘
B.Cache>RAM>硬盘>软盘 _
C.Cache>硬盘>RAM>软盘
D.RAM>硬盘>软盘>Cache
第16题:
A. 存储设备双控制器都存在相同大小规格的Cache
B. 主机读请求下发时,会分别从本端控制器的Cache及对端控制器的Cache中读取数据
C. Cache镜像通道可采用FC SAS 或PCI-e
D. 主机写请求下发时,会将这部分数据分别写到本段控制器的Cache及对端控制器的Cache
第17题:
下列关于cache地址映射的描述,不正确的是()
第18题:
关于高速缓冲存储器的叙述中,正确的是()
第19题:
下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()
第20题:
下面是关于微型计算机存储系统是的层次结构描述正确的是()
第21题:
下列关于DS5000描述正确的是:()
第22题:
CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器
在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CAChe
一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些
高速缓存中存放的是正在运行的一小段程序和数据
第23题:
全相联映射方式中,主存的一个块可能存放到cache中任意一行
直接映射方式中,主存的一个块只能存放在cache的一个特定行
全相联映射方式的cache利用率高,直接映射方式的cache利用率低
组相联映射方式是全相联映射和直接映射方式的折中方案,即主存中的一个块放到cache的哪个组是灵活的,而放到该组的哪个行是固定的
第24题:
存储设备双控制器都存在相同大小规格的Cache
主机读请求下发时,会分别从本端控制器的Cache及对端控制器的Cache中读取数据
Cache镜像通道可采用FC SAS 或PCI-e
主机写请求下发时,会将这部分数据分别写到本段控制器的Cache及对端控制器的Cache