A.控制简单
B.速度慢
C.响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线
D.CPU响应中断请求和响应DMA请求的本质区别是()。
第1题:
● 下面关于在I/O 设备与主机间交换数据的叙述, (4) 是错误的。
(4)
A. 中断方式下,CPU 需要执行程序来实现数据传送任务
B. 中断方式和DMA 方式下,CPU 与I/O 设备都可同步工作
C. 中断方式和DMA 方式中,快速I/O 设备更适合采用中断方式传递数据
D. 若同时接到DMA 请求和中断请求,CPU 优先响应DMA 请求
第2题:
8086CPU处理硬件可屏蔽中断的特点是
A.需要CPU干预
B.响应中断时,CPU仍然控制系统总线
C.只有标志寄存器的IF位为1,才能响应
D.只要有中断请求信号,CPU就必须响应
E.中断类型码由中断指令提供
第3题:
第4题:
以下几个步骤是DMA控制过程的主要节点,请选出正确的DMA控制流程(请求信号HRQ)为() (1)CPU让出总线控制权(响应信号HLDA) (2)DMA控制器向CPU请求总线使用权 (3)MA控制器控制总线,发总线命令、传送数据 (4)DMA总线控制器归还总线控制权 (5)CPU重新获取总线控制权
第5题:
CPU响应中断请求和响应DMA请求的本质区别是()。
第6题:
关于在I/O设备与主机间交换数据的叙述,()是错误的。
第7题:
在80x86中可屏蔽中断请求被CPU响应的条件是()。
第8题:
CPU响应中断请求和响应DMA请求的本质区别是()
第9题:
CPU()才能响应DMA请求。
第10题:
CPU响应中断请求后,不能自动清除哪些中断请求标志?
第11题:
必须在—条指令执行完毕
必须在—个总线周期结束
可在任一时钟周期结束
在判明设有中断请求之后
第12题:
第13题:
● 关于在I/O 设备与主机间交换数据的叙述, (4) 是错误的。
(4)
A. 中断方式下,CPU 需要执行程序来实现数据传送任务
B. 中断方式和DMA 方式下,CPU 与I/O 设备都可同步工作
C. 中断方式和DMA 方式中,快速I/O 设备更适合采用中断方式传递数据
D. 若同时接到DMA 请求和中断请求,CPU 优先响应DMA 请求
第14题:
第15题:
当外部有中断请求,CPU未响应,可能的原因为()。
第16题:
8086的HOLD信号线表示()
第17题:
CPU内部的中断允许标志位IF的作用是()。
第18题:
CPU响应DMA请求和响应中断请求有什么区别?为什么通常使DMA请求的优先级高于中断请求?
第19题:
8086微处理器的INTR引脚是用于:()
第20题:
8086 CPU的NMI引脚上输入的信号是()。
第21题:
CPU对DMA请求和中断请求的响应时间是否一样?为什么?
第22题:
中断方式下,CPU需要执行程序来实现数据传送任务
中断方式和DMA方式下,CPU与I/O设备都可并行工作
中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据
若同时接到DMA请求和中断请求,CPU优先响应DMA请求
第23题: