用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
第1题:
用mos管搭出一个二输入与非门。(扬智电子笔试)
第2题:
用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)
第3题:
写异步D触发器的verilog module。(扬智电子笔试)
module dff8(clk , reset, d, q);
input clk;
input reset;
input [7:0] d;
output [7:0] q;
reg [7:0] q;
always @ (posedge clk or posedge reset)
if(reset)
q <= 0;
else
q <= d;
endmodule
第4题:
集成电路前段设计流程,写出相关的工具。(扬智电子笔试)
先介绍下IC开发流程:
1.)代码输入(design input)
用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码
语言输入工具:SUMMIT VISUALHDL
MENTOR RENIOR
图形输入: composer(cadence);
viewlogic (viewdraw)
2.)电路仿真(circuit simulation)
将vhd代码进行先前逻辑仿真,验证功能描述是否正确
数字电路仿真工具:
Verolog: CADENCE Verolig-XL
SYNOPSYS VCS
MENTOR Modle-sim
VHDL : CADENCE NC-vhdl
SYNOPSYS VSS
MENTOR Modle-sim
模拟电路仿真工具:
***ANTI HSpice pspice,spectre micro microwave: eesoft : hp
3.)逻辑综合(synthesis tools)
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真
中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
仿真。最终仿真结果生成的网表称为物理网表。
第5题:
What is PC Chipset? (扬智电子笔试)
芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能
源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。
除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。
第6题:
下列各触发器中,具有约束条件的触发器是()
第7题:
边沿触发器是一种能防止()现象的触发器。
第8题:
主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
第9题:
同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
第10题:
在下列触发器中,有约束条件的是()。
第11题:
一个只有单端输入的边沿触发器,输入信号为0,原来所处状态Q=1,在时钟信号改变时,触发器状态Q变为0,则该触发器为()。
第12题:
基本RS触发器
同步触发器
主从触发器
JK触发器
第13题:
用波形表示D触发器的功能。(扬智电子笔试)
第14题:
请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
第15题:
画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
第16题:
unix 命令cp -r, rm,uname。(扬智电子笔试)
第17题:
经常用到的时钟控制触发器有()等。
第18题:
为防止空翻,应采用()结构的触发器。
第19题:
下列触发器中,克服了空翻现象的有()
第20题:
一种称为边沿数据锁定触发器,它是一种性能改进了的()
第21题:
根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。
第22题:
下列触发器中,存在空翻现象的有()。
第23题:
()触发器可以用构成移位寄存器。