由或非门构成的基本SR锁存器的约束条件为()。
第1题:
A.与非门
B.或非门
C.触发器
第2题:
画出图题5-2所示的SR锁存器输出端Q、Q—端的波形,输入端S与R的波形如图所示。(设Q初始状态为0)
第3题:
第4题:
由与非门构成的基本RS触发器的输入端为R、S,则其约束条件为()。
第5题:
透明锁存器和非透明锁存器是什么区别?
第6题:
8255A工作于基本输入/输出方式下,输出和输入数据()。
第7题:
构成计数器的基本单元是()。
第8题:
由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。
第9题:
存在约束条件的触发器是()。
第10题:
输出锁存器的状态,由当前输出刷新期间输出映像寄存器的状态决定。
第11题:
或非门构成的基本RS触发器触发信号是低电平有效。
第12题:
输出数据锁存,输入数据不锁存
输出数据锁存,输入数据锁存
输出数据不锁存,输入数据锁存
输出数据不锁存,输入数据不锁存
第13题:
此题为判断题(对,错)。
第14题:
画出图题5-1所示的SR锁存器输出端Q、端的波形,输入端与的波形如图所示。(设Q初始状态为0)
第15题:
不论是锁存器还是触发器,它们的下一个状态都是由()决定的。
第16题:
在基本RS触发器的基础上,加两个或非门即可构成同步RS触发器。
第17题:
什么是地址锁存器?8086/8088系统中为什么要用地址锁存器?锁存的是什么信息?
第18题:
说明工作在最大和最小模式下系统基本配置的差异。微机系统中为什么一定要有地址锁存器?需要锁存哪些信息?
第19题:
用作单片机地址锁存器的芯片一般有()等。
第20题:
已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。
第21题:
由或非门组成的基本RS触发器,当RS为()时,触发器处于不定状态。
第22题:
或非门构成的基本RS触发器,S端为0,R端为1,这时RS触发器状态为:1。
第23题:
第24题:
RS=0
R+S=I
RS=l
R+S=0