Intel2164A是一种64K×1位的动态RAM存储器芯片,其数据线有()根。
第1题:
用16K×4位的RAM芯片构成64K×4位存储需要(1)RAM芯片,(2)根地址线。
(38)
A.2
B.3
C.4
D.5
第2题:
一静态RAM芯片的地址线为A0~A10,数据线为D0~D3,则该存储器芯片的存储容量为()。
第3题:
有一RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为()。
第4题:
已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为()字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为()。
第5题:
有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为()
第6题:
动态RAM的特点是什么?动态RAM存储器芯片刷新工作的条件是什么?一个64K位芯片每刷新一次可刷新多少个存储单元?
第7题:
64K×1存储系统至少需要()根数据线。
第8题:
某存储器芯片有14根地址线,8根数据线,它的容量大小是()KB。
第9题:
某一静态RAM芯片的存储容量为64K×1b,其地址总结有()条。
第10题:
4×4个
4×32个
4×8个
4×16个
第11题:
12K
8K
1K
16K
第12题:
每次刷新1个单元
每次刷新256个单元
每次刷新512个单元
一次刷新全部单元
第13题:
用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为(1)根,数据线为(2)根;ROM需要(3)片,RAM需要(4)片。
CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为(5)ns。
A.18
B.9
C.16
D.8
第14题:
要用64K×1的芯片组成64K×8的存储器需要几片芯片?要用16K×8的芯片组成64K×8的存储器需要几片芯片?
第15题:
若内存RAM的容量为64K,字长为16位的存储器,所采用的芯片16K×1bit的芯片,共需()个芯片。
第16题:
某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?
第17题:
已知某RAM芯片的容量为4K×4b,该芯片有数据线D3~D0,地址线A11~A0,读写控制线WE和片选信号线CS。若用这种RAM芯片构成0000H~1FFFH与6000H~7000HRAM1与RAM2两个寻址空间的内存区,需要几块这种RAM芯片?共分几个芯片组?该RAM芯片有几根地址线?几根数据线?
第18题:
以下关于随机访问存储器(RAM)说法错误的是()
第19题:
动态RAM芯片2164的容量为64K位(256×256),对2164芯片的刷新方法是()。
第20题:
一个4k*4RAM芯片的地址线有()根,数据线有()。
第21题:
RAM芯片的容量为2K*8bit,则其有()根数据线。
第22题:
第23题:
2K×4位
1KB
2KB
1K×4位
第24题: