8086CPU的M/IO#引脚信号是CPU发出的,当访问存储器时,发出高电平,当访问IO接口时,发出低电平。
第1题:
80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在FO写周期,各总线周期定义信号为( )。
A.W/R=L低电平,D/C=H高电平,M/IO=H高电平
B.W/R=L低电平,D/C=H高电平,M/IO=L低电平
C.W/R=H高电平,D/C=L低电平,M/IO=H高电平
D.W/R=L低电平,D/C=L低电平,M/IO=H高电平
第2题:
INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。
第3题:
8086执行OUTDX,AL指令时其引脚()。
第4题:
CPU访问存储器时,需利用M/IO信号的()电平;访问I/O端口时,利用()信号的()电平。
第5题:
当CPU访问由8155扩展的RAM时,8155的IO/M必须为()电平。
第6题:
8086CPU通过M/IO控制线来区分是存储器访问,还是I/O访问,当CPU执行INAL,DX指令时,该信号线为()电平。
第7题:
8086的准备就绪信号READY是()。
第8题:
当8051单片机的EA引脚保持低电平时,CPU只访问()的程序存贮器。
第9题:
当MCS-51单片机的EA引脚保持低电平时,CPU只访问()的程序存贮器。
第10题:
当89C51单片机的EA引脚保持低电平时,CPU只访问()的程序存贮器。
第11题:
第12题:
WR
RD
IOR
M/IO
第13题:
8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。
A.RD低电平,WR高电平,M/IO高电平
B.RD高屯子,WR低电平,M/IO高电平
C.RD低电子,WR高电平,M/IO低电平
D.RD高电平,WR低电平,M/IO低电平
第14题:
靶式流量开关的控制规律是()。
第15题:
当RD#=0,WR#=1,M/IO#=0时,CPU完成的操作是().
第16题:
8088CPU工作在最小模式下: 当CPU访问存储器时,要利用哪些信号? 当CPU进行I/O操作时,要利用哪些信号? 当HOLD有效并得到响应时,CPU的哪些信号置高阻?
第17题:
当CPU访问外设接口时,需利用()信号。
第18题:
以下对8086CPU的READY引脚的描述中,正确的有:()
第19题:
欲访问8051单片机的内部程序存储器,则EA引脚必须为()。
第20题:
当AT89C51的EA引脚接低电平时,CPU只能访问片外ROM,而不管片内是否有程序存储器。
第21题:
欲访问89C51单片机的内部程序存储器,则EA引脚必须为()
第22题:
第23题:
存储器读
I/O读
存储器写
I/O写
第24题:
高
低
ECL
CMOS