一个16K*32位的SRAM存储芯片,其内部采用位数相同的行列地址译码器,则其内部译码输出线的总量为()(单选)
A.2^14
B.2^7
C.2^8
D.2^16
第1题:
某趾M芯片,其存储容量为16K×8位,则该芯片引出线的最小数目应为(3)。存储器芯片的地址范围是(4)。
A.8
B.14
C.16
D.26
第2题:
A.地址
B.数据
C.控制
D.串行
第3题:
第4题:

第5题:
74138译码器通常用于产生片选信号,其译码输入端应与系统的()总线相连。
第6题:
16K*8的存储片,二次译码,则该片有7根地址线。
第7题:
在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。
第8题:
ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。
第9题:
若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有()条。
第10题:
18根
16K根
14根
22根
第11题:
地址译码器
指令译码器
地址寄存器
指令寄存器
第12题:
第13题:
A.18根
B.16K根
C.14根
D.22根
第14题:
存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有
A.1个地址号
B.2个地址号
C.3个地址号
D.4个地址号
第15题:
第16题:
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。
第17题:
动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。
第18题:
译码器的输入地址线为4根,那么输出线为()根
第19题:
在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路,SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路采用74LS138。计算此RAM存储区域的最高地址是多少?
第20题:
若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有()条。
第21题:
某一SRAM芯片,容量为16K×1位,则其地址线条数下面哪项正确()。
第22题:
第23题:
第24题:
地址
数据
控制
串行