若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机的实际存取时间为(2)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(3);当CPU向存储器执行写操作时,为了使Cache内容和主有的内容保持一致,若采用(4)法,同时写入Cache和主存。
A.H×T1+T2
B.(1-H×T1)+H×T2
C.T2-H×T1
D.H×T1+(1-H)×T2
第1题:
一般来说,Cache的功能(31)。在下列cache 替换算法中,平均命中率最高的是(32)。某32位计算机的cache容量为16KB,cache块的大小为16B,若主存与cache的地址映射采用直接映射方式,则主存地址为6C6EAF(十六进制)的单元装入的cache地址为(33)。
A.全部由软件实现
B.由硬件和软件相结合实现
C.全部由硬件实现
D.硬件,软件均可实现
第2题:
由M1、M2构成的二级存储体系中,若CPU访问的内容已在M1中,则其存取速度为T1;若不在M1中,其存取速度为T2。现设H为命中率(CPU能从M1中直接获取信息的比率),则该存储体系的平均存取时间T1的计算公式是( )。
A.HT1+T2
B.(1-H)T1+HT2
C.T2-HT1
D.HT1+(1-H)T2
第3题:
由M1、M2构成的二级存储体系中,若CPU访问的内容已在M1中,则其存取速度为了T1;若不在M1中,其存取得的速度为T2。先设H为命中率(CPU能从M1中直接获取信息的比率),则该存储体系的平均存取时间TA的计算公式是( )。
A.HT1+T2
B.(1—H)T1+HT2
C.T2-HT1
D.HT1+(1—H)T2
第4题:
在CPU执行一段程序的过程中,cache的存取次数为3800次,由主存完成的存取次数为200次。若cache的存取周期为5ns,主存的存取周期为25ns,则cache的命中率为(1);CPU的平均访问时间为(2)ns。
A.0.93
B.0.95
C.0.97
D.0.99
第5题:
CPU配合Cache高速缓冲存储器工作,如果内存的存取周期时间为60ms,高速缓存的存取周期时间为15ms,命中率为90%.,则高速缓冲单元的平均存取时间均为( )。
A.22.75ms
B.21.75ms
C.18.5ms
D.19.5ms
第6题:
在主存和CPU之间增加Cache的目的是(17)。在CPU执行一段程序的过程中,Cache的存取次数为2250次,由内存完成的存取次数为250次。若Cache的存取周期为6ns,内存的存取周期为24ns,则Cache的命中率为(18),CPU的平均访问时间为(19)ns。
A.提高内存工作的可靠性
B.扩展内存容量
C.方便用户操作
D.提高CPU数据传输速率
第7题:
第8题:
第9题:
某计算机系统r内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns。已知在段给定的时间内,CPU共访问内存4500次,其中340次访问主存,问:【*,★,2016考研解析,编号3.5.1】Cache的命中率是多少?
第10题:
00010001001101
01001000110100
10100011111000
11010011101000
第11题:
第12题:
第13题:
在CPU执行一段程序的过程中,Cache的存取次数为1900次,由主存完成的存取次数为 100次。若Cache的存取厨期为5ns,主存的存取周期为25ns,则Cache的命中率为(276)CPU的平均访问时间为(277)ns。
A.0.93
B.0.95
C.0.97
D.0.99
第14题:
某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU访问存储系统的平均访问时间是(30)ns,该Cache-主存系统的效率是(31)。
A.10
B.11.60
C.11.68
D.50
第15题:
由M1、M2构成的二级存储体系中,若CPU访问的内容已在M1中,则其存取速度为T1;若不在M1中,其存取得的速度为T2。先设H为命中率(CPU能从M1中直接获取信息的比率),则该存储体系的平均存取时间TA的计算公式是( )。
A.HT1+T2
B.(1-H)T1+HT2
C.T2-HT1
D.HT1+(1-H)T2
第16题:
在下列因素中,与Cache的命中率无关的是_______。
A.Cache块的大小
B.Cache的容量
C.主存的存取时间
第17题:
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
A.主存容量扩充
B.主存和CPU速度匹配
C.多个请求源访问主存
D.BIOS存放
第18题:
第19题:
第20题:
在CPU执行一段程序的过程中,Cache的存取次数为4600次,由主存完成的存取次数为400次。若Cache的存取时间为5ns,主存的存取时间为25ns,则CPU的平均访问时间为()ns。
第21题:
已知cache存储周期为20ns,主存存储周期为220ns,cache/主存系统平均访问时间为60ns,则cache命中率是()。
第22题:
5
6
7
8
第23题:
全部由软件实现
全部由硬件实现
由硬件和软件相结合实现
有的计算机由硬件实现,有的计算机由软件实现