A、本CPUcache
B、本CPU主存
C、本结点其他CPU主存
D、远端结点主存
第1题:
在CPU与主存之间设置,其目的是为了提高CPU对主存的访问效率。
第2题:
主存储器和CPU之间增加调整缓冲存储器的目的是(4)。
A.扩大存储系统的容量
B.解决CPU与主存的速度匹配问题
C.扩大存储系统的容量和提高存储系统的速度
D.全球程序的访存操作
第3题:
在多级存储体系中,“Cache-主存”结构的作用是解决(10)的问题。
A.辅存与CPU速度不匹配
B.主存与CPU速度不匹配
C.主存容量不足
D.主存与辅存速度不匹配
第4题:
第5题:
第6题:
下述关于主存与辅存比较的说法中,()是正确的。
A辅存与主存一样可与CPU直接交换数据
B辅存的存取速度一般比主存的存取速度快
C辅存与主存一样可用来存放程序和数据
D辅存的容量一般比主存的容量大,但存取速度较慢
第7题:
在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()
第8题:
为解决CPU和主存的速度匹配问题,其实现可采用介于cPU和主存之间的()
第9题:
CPU可直接访问主存和辅存。
第10题:
辅存与主存一样可与CPU直接交换数据
辅存的存取速度一般比主存的存取速度快
辅存与主存一样可用来存放程序和数据
辅存的容量一般比主存的容量大,但存取速度较慢
第11题:
主存容量不足
主存与辅存速度不匹配
辅存与CPU速度不匹配
主存与CPU速度不匹配
第12题:
解决CPU和主存之间的速度匹配问题
扩大主存储器的容量
扩大CPU中通用寄存器的数量
既扩大主存容量也扩大CPU通用存器数量
第13题:
主存和CPU之间增加高速缓存的目的是( )。
A.解决CPU和主存之间的速度匹配问题
B.扩大王存容量
C.既扩大主存容量,又提高存取速度
D.以上说法都不对
第14题:
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
A.主存容量扩充
B.主存和CPU速度匹配
C.多个请求源访问主存
D.BIOS存放
第15题:
在存储管理中,采用覆盖与交换技术的目的是(16)。
A.利用辅存解决主存容量不足的矛盾,提高主存利用率
B.利用辅存提高CPU的利用率
C.利用辅存节省主存空间
D.将一个以上的作业放入主存,使之处于运行状态
第16题:
第17题:
第18题:
主存和CPU之间增加高速缓存的目的是()。
第19题:
在存储管理中,采用覆盖与交换技术的目的是()。
第20题:
在多级存储体系中,“cache--主存”结构的作用是解决()的问题。
第21题:
主存和辅存都可直接与CPU交换数据。
主存和辅存都采用半导体器件构成存贮元,故操作速度相同。
主存直接和CPU交换信息,而辅存在需要时只与主存进行批量数据交换。
主存容量小,而辅存容量大,故辅存区用来存放当前要执行程序。
第22题:
减少程序占用的主存空间
物理上扩充主存容量
提高CPU效率
代码在主存中共享
第23题:
扩大主存的存储容量
提高CPU对主存的访问效率
既扩大主存容量又提高存取速度
提高外存储器的速度