更多“试用2 片74LS161组成十二进制计数器,要求计数值为1~12. ”相关问题
  • 第1题:

    图题6-26所示为具有异步清除功能的同步四位二进制加法计数器74LS161组成的计数电路,试说明该计数电路是多少进制。


    答案:异步清零5进制计数器。

  • 第2题:

    试用2 片74LS161采用整体反馈清零法组成128进制计数器。


    答案:采用同步连接方式,当计数到16*8=128时,产生反馈清零动作。

  • 第3题:

    试用4个D触发器组成自启动4进制环行计数器。


    答案:分析题意,得到状态表如下:可知驱动函数D0如下:D0=Q3Q2Q1Q0+Q3Q2Q1Q0电路图如下:采用MAXplusII软件仿真结果如下:

  • 第4题:

    采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。


    A. 九进制
    B. 十进制
    C. 十二进制
    D. 十三进制

    答案:A
    解析:
    由题图中的功能表可以看出:加法计数器74LS161预置数为DCBA=(0011)2,当QD=1,QC=1首次出现时,即输出为(1100)2重新进行预置数。其它情况继续保持计数。从(0011)2到(1100)2需计数9次,因此为九进制计数器。

  • 第5题:

    图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。


    A. 九进制加法计数器,七进制加法计数器
    B. 六进制加法计数器,十进制加法计数器
    C. 九进制加法计数器,六进制加法计数器
    D. 八进制加法计数器,七进制加法计数器

    答案:A
    解析:
    74LS161是4位二进制同步加法计数器,RD端为置零端,利用预置数可实现24位以下的加法计数。当逻辑式Q3Q2Q1Q0=1001时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—0111—1000—(1001)0000,其中状态1001为瞬时状态。因此,为九进制计数器。
    74LS290是4位二进制异步加法计数器,RD端为置零端,当逻辑式Q3Q2Q1Q0=0111时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—(0111)0000,其中状态0111为瞬时状态。因此,为七进制计数器。

  • 第6题:

    计数器的计数值不等于0时,计数器位为();计数值为0时,计数器位为()。

    • A、0;0
    • B、0;1
    • C、1;1
    • D、1;0

    正确答案:D

  • 第7题:

    一片集成二—十进制计数器74L160可构成()进制计数器。

    • A、2至10间的任意
    • B、5
    • C、10
    • D、2

    正确答案:C

  • 第8题:

    什么是二进制计数器?用4个触发器组成的二进制计数器能计多少个数?


    正确答案:按照二进制来计数的计数器叫做二进制计数器。能计16 个数。

  • 第9题:

    以下是74LS161同步四位二进制计数器功能的是()

    • A、同步预置数
    • B、异步清零
    • C、同步清零
    • D、双时钟
    • E、脉冲输出

    正确答案:A,B

  • 第10题:

    一片74LS161计数器最大计的数值为()

    • A、4
    • B、8
    • C、10
    • D、15

    正确答案:D

  • 第11题:

    集成二--十进制计数器可以组成任意进制计数器。


    正确答案:正确

  • 第12题:

    填空题
    74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

    正确答案: 16,反馈清零法
    解析: 暂无解析

  • 第13题:

    试用74LS161采用反馈置数法组成十进制计数器。


    答案:当计数到10时,再来计数脉冲上升沿,置数0。

  • 第14题:

    试用2 片74LS160组成六十进制计数器


    答案:该计数器计数到59时,再来一个计数脉冲上升沿,则低位返回零,高位置数0。

  • 第15题:

    试用D/A转换器0832与计数器74LS161组成10个台阶的阶梯电压发生器,要求画出完整原理图。(从0V不断升高,每次升高-一个台阶,在最高电压处返回0V后,再重复升高过程的电压波形就是阶梯电压)


    答案:根据题意有原理图如下。

  • 第16题:

    图所示电路,集成计数器74LS160在M=1和M=0时,其功能分别为(  )。

    A.M=1时为六进制计数器,M=0时为八进制计数器
    B.M=1时为八进制计数器,M=0时为六进制计数器
    C.M=1时为十进制计数器,M=0时为八进制计数器
    D.M=1时为六进制计数器,M=0时为十进制计数器

    答案:A
    解析:
    74LS160为同步十进制计数器,当为低电平时,将D3、D2、D1、D0置入计数器。当M=1时,初始值为0100,计数器根据CP脉冲开始计数,0100→0101→0110→0111→1000→1001,当计数到1001时Q3和Q0经与非门使得LD=0,则计数器将初始值0100置数到输出端,进行下一轮计数,因此当M=1时为六进制计数器。当M=0时,初始值为0010,计数器根据CP脉冲开始计数,0010→0011→0100→0101→0110→0111→1000→1001,当计数到1001时Q3和Q0经与非门使得,则计数器将初始值0010置数到输出端,继续进行下一轮计数,因此当M=0时为八进制计数器。

  • 第17题:

    图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。


    A. 十进制加计数器
    B. 四进制加计数器
    C. 八进制加计数器
    D. 十六进制加计数器

    答案:C
    解析:
    加法计数器74LS161预置数端接地,无预置数。根据输出端逻辑关系,即当Q3Q2Q1Q0=(0111)2时,下个CP脉冲,电路重新置零。从(0000)2到(0111)2需计数8次,因此该电路实现的逻辑功能是八进制计数器。

  • 第18题:

    74LS161是()二进制计数器。

    • A、同步两位
    • B、异步两位
    • C、同步四位
    • D、异步四位

    正确答案:C

  • 第19题:

    集成计数器74LS161是()计数器。

    • A、二进制同步可预置
    • B、二进制异步可预置
    • C、二进制同步可清零
    • D、二进制异步可清零

    正确答案:A

  • 第20题:

    每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则正确的描述是()。

    • A、模10计数器
    • B、计数器容量为10
    • C、十进制计数器
    • D、十二进制计数器

    正确答案:A,B,C

  • 第21题:

    下面关于N进值计数器说法正确的是()

    • A、N进制计数器是逢N向前进位,计数位归零
    • B、N进制计数器是逢N向前进位,计数位不归零
    • C、实现8进制计数器最少需8位二进制位
    • D、实现8进制计数器最少需3位二进制位
    • E、实现16进制计数器只需1片40192即可

    正确答案:A,D

  • 第22题:

    一片集成二一十进制计数器74LS90可构成()进制计数器。

    • A、2至10间的任意
    • B、5
    • C、10
    • D、2

    正确答案:A

  • 第23题:

    74LS161是4位十进制同步计数器。


    正确答案:错误