由于每执行一条指令需要访问【 】次内存,所以为了提高地址映射速度引入快表。
第1题:
为了保证CPU执行程序指令时能正确访问存储单元,程序需要将用户程序中的逻辑地址做地址映射为 ______。
A.物理地址
B.精确的逻辑地址
C.网络地址
D.虚拟内存地址
第2题:
若不考虑快表,为了获得一条指令或数据,在段页存储管理系统中至少需要访问()次内存。
A.1次
B.2次
C.3次
D.4次
第3题:
页式存储管理中,采用快表的目的减少内存访问次数,加快指令的执行速度。
第4题:
加入快表后,为了获得一条指令或数据,在分页存储管理系统中至少需要访问()次内存。
A.1次
B.2次
C.3次
D.4次
第5题:
从进程发出指定逻辑地址的访问请求,经过地址变换,到在内存中找到对应的实际物理地址单元并取出数据,所需要花费的总时间,称为内存的有效访问时间(Effective Access Time,EAT) 假设访问一次内存的时间为100ns,访问一次快表的时间为20ns。 在基本分页存储管理(没有快表)方式中,一个访存指令的EAT是多少? 在引入快表的分页存储管理方式中,如果快表的命中率为80%,访存指令的EAT是多少?如果快表的命中率是90%呢?