更多“Pentium微处理器两种典型存储器操作时序为非流水线存储器周期与【 】周期。 ”相关问题
  • 第1题:

    下面是关于Pentium微处理器的存储器读写机器周期的叙述,其中错误的是

    A.非流水线式存储器读写机器周期至少需要包含2个时钟周期

    B.每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上

    C.突发式存储器读写机器周期需要5个时钟周期

    D.若存储器读写速度较慢,突发式存储器读写机器周期可以在第一个时钟周期之后插入若干等待周期


    正确答案:D
    解析:本题考查存储器读写机器周期的相关概念。非流水线存储器周期是Pentium微处理器支持的最基本的总线周期。该存储器周期包括T1和T2两个时钟周期。T1期间用于发送地址信息,T2期间用来读写总线上的数据,选项A说法正确。一般来说,在T1和T2之间可以插入若干等待的状态,以适应慢速存储器的读写操作。每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上,选项B说法正确。对于多个数据传送的总线周期,Pentium微处理器采用突发数据传送方式。在这种方式下,Pentium微处理器在一个突发周期的5个时钟周期内传送4个64位数,选项C说法正确。对于慢速存储器的读写操作,可以插入适当的等待周期,选项D说法错误。正确答案为选项D。

  • 第2题:

    Pentium微处理器进行存储器读操作时,在时钟周期T1期间,完成下列操作( )。

    A.W/R信号变为高电平

    B.发送存储器地址

    C.读操作码

    D.读操作数


    正确答案:B
    解析:T1状态:8288发出ALE地址锁存脉冲信号。

  • 第3题:

    假设主频为100MHz的微处理器以非流水线方式访问存取时间为50ns的DRAM存储器,则在T1周期与T2周期之间至少应插入【 】个等待状态。


    正确答案:5
    5 解析:主频为100MHz的处理器时钟周期为10ns,因此为了能够满足访问50ns的存储器,需要加入至少5个等待状态。

  • 第4题:

    下面是关于Pentium微处理器总线时序的描述,其中错误的是( )。

    A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据

    B.完成一次非流水线读写总线周期至少需要2个时钟周期

    C.完成一次突发式读写总线周期至少需要4个时钟周期

    D.流水线读写总线周期具有较高的总线利用率


    正确答案:C

  • 第5题:

    下面是关于Pentium微处理器总线时序的描述,其中错误的是

    A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据

    B.完成一次非流水线读写总线周期至少需要2个时钟周期

    C.完成一次突发式读写总线周期至少需要4个时钟周期

    D.流水线读写总线周期具有较高的总线利用率


    正确答案:C
    解析:该题考查考生对Pentium 微处理器总线时序的理解。Pentium 微处理器支持多种不同类型的总线周期,按数据传送方式,可分为单数据传送总线周期和突发式读写周期,Pentium 微处理器的一个突发式读写总线周期的5个时钟周期内传送4个64位数据,而不是4个时钟周期,所以选项C是错误的,其他三个选项都是正确的描述,所以应该选择C。