更多“CPU向存储器读入一个操作数时,“传送数据”是在一个基本的总线周期内的第【 】个时钟周期。 ”相关问题
  • 第1题:

    在32位总线系统中,若时钟频率500MHz,传送一个32位字需要5个时钟周期,则该总线系统的数据传送速率为_________MB/s。

    A200

    B400

    C600

    D800


    参考答案:B

  • 第2题:

    在8086/8088中,一个最基本的总线周期由四个时钟周期(T状态)组成,在T3状态,CPU在总线发出______信息。

    A.时钟

    B.状态

    C.地址

    D.数据


    正确答案:D
    解析:T1状态时微处理器向数据/地址复用的总线上输出地址信息,ALE将地址信息锁存;T2状态时地址信息消失,准备传输数据;T3状态时传送数据,在此可插入等待周期Tw;T4状态微处理器从总线上读入数据到内部寄存器或将总线上的数据写入存储器或I/O端口,总线周期结束。

  • 第3题:

    CPU向存储器写入一个操作数时,在执行周期时,首先发出的信号是______。

    A.操作数

    B.地址码

    C.读命令

    D.写命令


    正确答案:B

  • 第4题:

    通过DMA方式传送一个数据块的过程中,会涉及下面几个操作:

    Ⅰ.DMAC向CPU发申请总线的请求信号HRQ

    Ⅱ.I/O设备向DMAC发DMA请求信号,要求进行数据传送

    Ⅲ.CPU在完成当前总线周期后暂停操作,向DMAC发响应DMA请求的回答信号 HLDA 并交出总线控制权

    Ⅳ.DMAC向存储器发存储器地址信号

    正确的操作步骤是

    A.Ⅰ、Ⅱ、Ⅲ和Ⅳ

    B.Ⅱ、Ⅲ、Ⅳ和Ⅰ

    C.Ⅲ、Ⅳ、Ⅰ和Ⅱ

    D.Ⅱ、Ⅰ、Ⅲ和Ⅳ


    正确答案:D
    解析:该题考查考生对DMA方式传送数据的理解。DMAC传送一个数据块的处理过程有如下几步:(1)I/O设备向DMAC发DMA请求信号,要求进行数据传送;(2) DMAC 向 CPU发申请总线的请求信号HRQ,以便使用总线进行数据传送;(3)CPU在完成当前总线周期后暂停操作,向DMAC发响应DMA请求的回答信号HLDA并交出总线控制权,由DMAC接管总线:(4)DMAC向存储器发存储器地址信号;(5) DMAC 发读/写控制信号,在存储器到I/0设备或I/O设备到存储器之间传送一个字节数据;(6)每传送一个字节,DMAC的地址寄存器加1,字节计数器减1;(7)检测传送是否结束,若未结束,则转让(4),继续进行数据传送;若结束,则DMAC将总线控制权交换给CPU,CPU继续执行原来的操作,所以应该选择D。

  • 第5题:

    在32位的总线系统中,若时钟频率为1000 MHz,总线上5个时钟周期传送一个32位字,则该总线系统的数据传送速率约为(61)MB/s。

    A.200

    B.600

    C.800

    D.1000


    正确答案:C
    解析:该题考查总线系统的数据传送速率的计算。微机中的总线可分为内部总线、系统总线和外部总线三种,其中内部总线是微机内部各外围芯片与处理器之间的总线,用于芯片一级的互连;系统总线是微机中各插件板与系统板之间的总线,用于插件板一级的互连;外部总线是微机和外部设备之间的总线,微机作为一种设备,通过该总线和其他设备进行信息与数据交换,它用于设备一级的互连。从通信方式来看,因为计算机通信方式可以分为并行通信和串行通信,所以相应的通信总线被称为并行总线和串行总线。并行通信速度快、实时性好,但由于占用的口线多,不适于小型化产品:而串行通信速率虽低,但在数据通信吞吐量不是很大的微处理电路中则显得更加简易、方便、灵活。串行通信一般可分为异步模式和同步模式。在本题中,因为时钟频率为1000MHz,所以1s中有1000M个时钟周期,又知道5个时钟周期传送一个32位(4字节),则该总线系统的数据传送速率为4B×1000M/5s=800MB/s。

  • 第6题:

    在8086CPU中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出信息。()

    A.数据
    B.状态
    C.地址
    D.其他

    答案:C
    解析:

  • 第7题:

    采用DMA方式传输数据时,每传送一个数据易要占用()时间。

    • A、一个指令周期
    • B、一个CPU周期
    • C、一个存储周期
    • D、一个总线周期

    正确答案:C

  • 第8题:

    某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为33MHz,求总线带宽是多少?


    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=4B×33×106/s=132MB/s

  • 第9题:

    8086CPU访问一次存储器或I/O接口所花的时间,称为一个().

    • A、时钟周期
    • B、总线周期
    • C、指令周期
    • D、基本指令执行时间

    正确答案:B

  • 第10题:

    采用DMA方式传送数据时,每传送一个数据,就要占用()的时间。

    • A、一个指令周期
    • B、一个CPU周期
    • C、一个存储周期
    • D、一个总线周期

    正确答案:C

  • 第11题:

    问答题
    某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为66MHz,求总线带宽是多少?

    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=4B×66×106/s=264MB/s
    解析: 暂无解析

  • 第12题:

    问答题
    总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?

    正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;
    解析: 暂无解析

  • 第13题:

    CPU向存储器写入一个操作数时,在执行周期内,首先发出的信号是( )

    A.操作数

    B.地址码

    C.读命令

    D.写命令


    正确答案:B
    解析:CPU向存储器写入一个操作数时,在执行周期内应该首先发出地址码信号。

  • 第14题:

    利用存储器总线时钟的上升沿与下降沿在同一个时钟内实现两次数据传送的 SDRAM,常被称为【 】SDRAM。


    正确答案:DDR或 DDR2
    DDR或 DDR2 解析:本题考查DDR SDRAM的相关概念。DDR SDRAM是对标准SDRAM的改进设计,利用存储器总线时钟的上升沿与下降沿在同一个时钟内实现两次数据传送的 SDRAM,因此DDR SDRAM的速度是SDRAM的两倍。

  • 第15题:

    若在一个总线时钟周期内完成一次数据传送,则总线带宽(采用MB/s单位时)可用公式计算:总线带宽=(总线位宽/X)×总线工作频率。式中,X=【 】,总线工作频率采用的单位是MHz。


    正确答案:8
    8 解析:本题考查总线带宽的计算。总线带宽=(总线位宽/X)×总线工作频率,其中总线位宽的单位是bps,而总线带宽的单位是B/s,因此X应该是8,是byte=bit/8。

  • 第16题:

    在32位的系统总线中,若时钟频率为1000MHz,总线上5个时钟周期传送一个32位字,则该总线系统的数据传送速率为______ Mb/s。

    A.200

    B.600

    C.800

    D.1000


    正确答案:C
    解析:已知时钟频率为1000MHz,即每秒工作1000M周期,又已知5个时钟周期传送一个32位(4字节),故该总线系统的数据传送速率为4×1000M/5=800Mb/s。

  • 第17题:

    CPU对存储器或I/O端口完成一次读/写操作所需的时间称为

    A.一个指令周期

    B.一个总线周期

    C.一个存储周期

    D.一个时钟周期


    正确答案:C

  • 第18题:

    总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?


    正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;

  • 第19题:

    总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?


    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=2B×33×106/s=66MB/s

  • 第20题:

    8086CPU通过数据总线对()进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括()时钟周期。


    正确答案:存储器或I/O接口;4

  • 第21题:

    在8086中,一个基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU往总线上发()信息.

    • A、状态
    • B、数据
    • C、地址
    • D、其他

    正确答案:C

  • 第22题:

    单选题
    某总线在一个总线周期中并行传送8个字节的数据,总线时钟频率是66MHz,每个总线周期等于一个总线时钟周期,则总线的带宽为(  )。
    A

    528MB/s

    B

    132MB/s

    C

    264MS/s

    D

    66MB/s


    正确答案: D
    解析:
    总线的时钟频率是66MHz,所以每秒传送的字节数为66M×8B=528MB,即总线的带宽为528MB/s。

  • 第23题:

    问答题
    总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

    正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=2B×33×106/s=66MB/s
    解析: 暂无解析