对使用Pentium 4作为CPU的PC机来说,下面关于Cache的叙述中错误的是( )。
A.L1 Cache与CPU制作在同一个芯片上
B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率
C.CPU访问Cache时,若“命中”,则不需插入等待状态
D.Cache是CPU和DRAM主存之间的高速缓冲存储器
第1题:
高速缓冲存储器Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第2题:
下面关于CPU的说法中,错误的是
A.CPU的运算速度与主频、Cache容量、指令系统、运算器的逻辑结构等都有关系
B.Pentium 4和Pentium的指令系统不完全相同
C.不同公司生产的CPU其指令系统互相不兼容
D.Pentium4与80386的指令系统保持向下兼容
第3题:
下面关于Cache的说法错误的是()。
A.Cache在逻辑上位于CPU与内存之间。
B.Cache的速度比CPU快。
C.Cache的引入是为了解决CPU与内存之间的速度冲突。
D.控制系统会将内存中被频繁使用的数据会存放在Cache中。
第4题:
下面是关于PC机中FCache 的叙述,其中错误的是( )。
A.Cache技术利用SRAM的高速特性和DRAM的低成本特性,达到既降低成本又提高系统性能的目的
B.CPU访问Cache命中时,能在零等待状态下完成数据的读写,不必插入等待周期
C.CPU访问Cache未命中时,信息需从DRAM传送到CPU,这时需要插入等待周期
D.尽管L2 Cache 的工作频率越来越高,但不可能等于CPU的工作频率
第5题:
【单选题】下面关于CPU的说法中错误的是
A.CPU的运算速度与主频、Cache容量、指令系统、运算器的编辑结构等都有关系
B.Pentium4和其他Pentium的指令系统不完全相同
C.不同公司生产的CPU其指令系统互相不兼容
D.Pentium4与80386的指令系统保持向下兼容