更多“每块GPU有()个DSP。 ”相关问题
  • 第1题:

    GPU的内部结构组成()

    A.4DSP,1PPC

    B.1DSP,4PPC

    C.1DSP,3PPC

    D.3DSP,1PPC


    参考答案:A

  • 第2题:

    目前处理器市场中存在CPU和DSP两种类型处理器,分别用于不同场景,这两种处理器具有不同的体系结构,DSP采用( )。


    A. 冯.诺伊曼结构
    B. 哈佛结构
    C. FPGA结构
    D. 与GPU相同结构


    答案:B
    解析:
    编程DSP芯片是一种具有特殊结构的微处理器,为了达到快速进行数字信号处理的目的,DSP芯片一般都采用特殊的软硬件结构:(1) 哈佛结构。DSP采用了哈佛结构,将存储器空间划分成两个,分别存储程序和数据。它们有两组总线连接到处理器核,允许同时对它们进行访问,每个存储器独立编址,独立访问。这种安排将处理器的数据吞吐率加倍,更重要的是同时为处理器核提供数据与指令。在这种布局下,DSP得以实现单周期的MAC指令。在哈佛结构中,由于程序和数据存储器在两个分开的空间中,因此取指和执行能完全重叠运行。(2) 流水线。与哈佛结构相关,DSP芯片广泛采用2-6级流水线以减少指令执行时间,从而增强了处理器的处理能力。这可使指令执行能完全重叠,每个指令周期内,不同的指令都处于激活状态。(3) 独立的硬件乘法器。在实现多媒体功能及数字信号处理的系统中,算法的实现和数字滤波都是计算密集型的应用。在这些场合,乘法运算是数字处理的重要组部分,是各种算法实现的基本元素之一。乘法的执行速度越快,DSP处理器的性能越高。相比与一般的处理器需要30-40个指令周期,DSP芯片的特征就是有一个专用的硬件乘法器,乘法可以在一个周期内完成。(4) 特殊的DSP指令。DSP的另一特征是采用特殊的指令,专为数字信号处理中的一些常用算法优化。这些特殊指令为一些典型的数字处理提供加速,可以大幅提高处理器的执行效率。使一些高速系统的实时数据处理成为可能。(5) 独立的DMA总线和控制器。有一组或多组独立的DMA总线,与CPU的程序、数据总线并行工作。在不影响CPU工作的条件下,DMA的速度已经达到800MB/S以上。这在需要大数据量进行交换的场合可以减小CPU的开销,提高数据的吞吐率。提高系统的并行执行能力。(6) 多处理器接口。使多个处理器可以很方便的并行或串行工作以提高处理速度。(7) JTAG(Joint Test Action Group)标准测试接口(IEEE 1149标准接口)。便于对DSP作片上的在线仿真和多DSP条件下的调试。(8) 快速的指令周期。哈佛结构,流水线操作,专用的硬件乘法器,特殊的DSP指令再加上集成电路的优化设计,可是DSP芯片的指令周期在10ns以下。快速的指令周期可以使DSP芯片能够实时实现许多DSP应用。

  • 第3题:

    解调板有6块DSP作为上行专用物理信道ULDPCH的资源池使用,NodB满配情况(左右半框各4块解调板)下,在数据配置和使用中,给每块DSP一个资源编号。左半框DSP资源编号范围是0~23,右半框DSP资源编号范围是()。

    • A、1~24
    • B、24~48
    • C、0~23
    • D、24~47

    正确答案:C

  • 第4题:

    当GUP2板做DRTB2使用时,每块DSP可以处理100路语音,每块GUP2有15块DSP,所以每块GUP可以处理1500路语音。


    正确答案:正确

  • 第5题:

    每块GUP2单板含有()个DSP模块。

    • A、16
    • B、15
    • C、14
    • D、12

    正确答案:B

  • 第6题:

    某时段一GPU的P383a统计为3600,则()

    • A、该GPU的DSP拥塞时长为3600s
    • B、该GPU的DSP拥塞时长为360s
    • C、该GPU的GAter口拥塞时长为3600s
    • D、该GPU的GAter口拥塞时长为360s

    正确答案:D

  • 第7题:

    每块GPU板最大提供的PCM连接数为32。()


    正确答案:错误

  • 第8题:

    MFSGPU板子扩容规则:新的()板子从左到右插入第一个BSXTU子架。

    • A、GPU+B35B2
    • B、GPU+JAETI
    • C、GPU+JAE1

    正确答案:C

  • 第9题:

    单选题
    某时段一GPU的P383a统计为3600,则()
    A

    该GPU的DSP拥塞时长为3600s

    B

    该GPU的DSP拥塞时长为360s

    C

    该GPU的GAter口拥塞时长为3600s

    D

    该GPU的GAter口拥塞时长为360s


    正确答案: D
    解析: 暂无解析

  • 第10题:

    单选题
    每块GPU后有()对2M线,可供连接BSC或核心网。
    A

    2

    B

    4

    C

    8

    D

    16


    正确答案: B
    解析: 暂无解析

  • 第11题:

    判断题
    每块GPU板最大提供的PCM连接数为32。()
    A

    B


    正确答案:
    解析: 暂无解析

  • 第12题:

    单选题
    解调板有6块DSP作为上行专用物理信道ULDPCH的资源池使用,NodB满配情况(左右半框各4块解调板)下,在数据配置和使用中,给每块DSP一个资源编号。左半框DSP资源编号范围是0~23,右半框DSP资源编号范围是()。
    A

    1~24

    B

    24~48

    C

    0~23

    D

    24~47


    正确答案: C
    解析: 暂无解析

  • 第13题:

    每块GPU板最大提供的PCM连接数为32。()

    A.错误

    B.正确


    参考答案:A

  • 第14题:

    UPPB2单板共有15块DSP,每块DSP可以处理400条16Kbps Abis时隙。


    正确答案:正确

  • 第15题:

    GPU中每个DSP支持()个GCH.

    • A、360
    • B、120
    • C、480
    • D、240

    正确答案:C

  • 第16题:

    GUP2单板有14个DSP。


    正确答案:正确

  • 第17题:

    关于MGW的容量描述正确的是()

    • A、每块ET-MFG板最多支持8个IpInterface
    • B、一个MGW最多支持UdpHostMainMsb为32个
    • C、同一个IP的DSP获取UDP端口号从0开始,每个DSP占用512个
    • D、每个IpInterface只能有一个VLAN

    正确答案:A,B,D

  • 第18题:

    CDSP-DH插板用于()单元,每块插板包括()个DSP。


    正确答案:DMCU;8

  • 第19题:

    每块GPU有()个DSP。

    • A、1
    • B、2
    • C、3
    • D、4

    正确答案:D

  • 第20题:

    每块GPU后有()对2M线,可供连接BSC或核心网。

    • A、2
    • B、4
    • C、8
    • D、16

    正确答案:D

  • 第21题:

    单选题
    每块GPU有()个DSP。
    A

    1

    B

    2

    C

    3

    D

    4


    正确答案: A
    解析: 暂无解析

  • 第22题:

    单选题
    GPU的内部结构组成()
    A

    4DSP,1PPC

    B

    1DSP,4PPC

    C

    1DSP,3PPC

    D

    3DSP,1PPC


    正确答案: A
    解析: 暂无解析

  • 第23题:

    填空题
    CDSP-DH插板用于()单元,每块插板包括()个DSP。

    正确答案: DMCU,8
    解析: 暂无解析