什么是Setup 和Holdup时间?(汉王笔试)

题目

什么是Setup 和Holdup时间?(汉王笔试)


相似考题
更多“什么是Setup 和Holdup时间?(汉王笔试)”相关问题
  • 第1题:

    用D触发器实现2倍分频的Verilog描述? (汉王笔试)


    正确答案:
    module divide2( clk , clk_o, reset);
    input clk , reset;
    output clk_o;
    wire in;
    reg out ;
    always @ ( posedge clk or posedge reset)
    if ( reset)
    out <= 0;
    else
    out <= in;
    assign in = ~out;
    assign clk_o = out;
    endmodule

  • 第2题:

    请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接

    口、所存器/缓冲器)。 (汉王笔试)


    正确答案:
           

  • 第3题:

    什么是同步逻辑和异步逻辑?(汉王笔试)


    正确答案:

     

    同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。

  • 第4题:

    setup和holdup时间,区别.(南山之桥)


    正确答案:

     

     

  • 第5题:

    什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)


    正确答案:

     

    在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。

  • 第6题:

    给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)


    正确答案:

     

    Delay < period - setup – hold

  • 第7题:

    什么是笔试,它有哪些主要特点?


    正确答案:笔试是指被测评者按统一时间、统一地点、统一要求,通过纸笔的形式完成测评题,评判者按统一评分标准评判被测评者所掌握的知识数量、知识结构知识程度的一种方法。其主要特点有:
    1)灵活、系统、容量大。
    2)信度、效度相对较高。
    3)经济、快速、效率高。

  • 第8题:

    流传下来的东汉王充的一部著作是什么?


    正确答案: 流传下来的东汉王充的一部著作是《论衡》。

  • 第9题:

    用罗斯蒙特375型手操器将差压变送器阻尼时间由2.0s设置为0.2s时,按照()步骤调出Damp后,按F4(‘0.2’ENTER)、F2(SEND)、F4(0K)操作。

    • A、Device Setup→Basic Setup→Damp
    • B、Device Setup→Damp→Basic Setup
    • C、Basic Setup→Damp→Device Setup
    • D、Basic Setup→Device Setup→Damp

    正确答案:A

  • 第10题:

    HP Proliant服务器中RBSU是什么的缩写()

    • A、ROM-Based Setup Utility
    • B、Remote-Based Setup Utility
    • C、Reset-Based System Utility
    • D、Reset-Based Setup Utility

    正确答案:A

  • 第11题:

    判断题
    据记载,西汉王朝的持续时间是250年。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第12题:

    问答题
    什么是笔试,它有哪些主要特点?

    正确答案: 笔试是指被测评者按统一时间、统一地点、统一要求,通过纸笔的形式完成测评题,评判者按统一评分标准评判被测评者所掌握的知识数量、知识结构知识程度的一种方法。其主要特点有:
    1)灵活、系统、容量大。
    2)信度、效度相对较高。
    3)经济、快速、效率高。
    解析: 暂无解析

  • 第13题:

    可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)


    正确答案:

     

    PAL,PLD,CPLD,FPGA。
    module dff8(clk , reset, d, q);
    input clk;
    input reset;
    input d;
    output q;
    reg q;
    always @ (posedge clk or posedge reset)
    if(reset)
    q <= 0;
    else
    q <= d;
    endmodule

  • 第14题:

    设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括

    原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电

    容的选取,以及布局的大小。(汉王笔试)

    共同的注意点


    正确答案:
        

  • 第15题:

    什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)


    正确答案:

     

    线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。

  • 第16题:

    解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题)


    正确答案:

              

    Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的
    时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。
    建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

  • 第17题:

    你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)


    正确答案:

     

    常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

  • 第18题:

     If you suspect that the illness might be serious you should not _____ going to the doctor.

    (A) put off (B) hold back (C) put aside (D) hold up

     

     


    选A

    put off +v-ing,意为推迟做某事

    句意:如果你不想你的病情加重,你就应该赶快去看医生。

  • 第19题:

    总统府的前身是汉王府,这里的“汉王”是谁的封号?


    正确答案:最早汉王指的是陈友谅之子陈理的封号,后来陈被遣送去了高丽。永乐二年(1404年),明成祖朱棣封次子朱高煦为汉王,也居于此。

  • 第20题:

    实现西汉王朝政治、经济、军事和思想的大一统,西汉王朝进入鼎盛时期的皇帝是()皇帝?


    正确答案:汉武帝

  • 第21题:

    据记载,西汉王朝的持续时间是250年。


    正确答案:错误

  • 第22题:

    什么是Setup和Hold时间时间?


    正确答案: Setup/HoldTime用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(SetupTimE.是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足SetupTime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(HoldTimE.是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果HoldTime不够,数据同样不能被打入触发器。

  • 第23题:

    问答题
    什么是Setup和Hold时间时间?

    正确答案: Setup/HoldTime用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(SetupTimE.是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足SetupTime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(HoldTimE.是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果HoldTime不够,数据同样不能被打入触发器。
    解析: 暂无解析