8、8086微处理器一个总线周期由几个时钟周期组成?在CPU访问内存时,如果内存速度慢,则需要插入1个或多个等待周期TW,它将插入到总线周期的哪个时钟周期之后?

题目

8、8086微处理器一个总线周期由几个时钟周期组成?在CPU访问内存时,如果内存速度慢,则需要插入1个或多个等待周期TW,它将插入到总线周期的哪个时钟周期之后?


相似考题
更多“8、8086微处理器一个总线周期由几个时钟周期组成?在CPU访问内存时,如果内存速度慢,则需要插入1个或多个等待周期TW,它将插入到总线周期的哪个时钟周期之后?”相关问题
  • 第1题:

    8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


    正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。

  • 第2题:

    在8086中,一个最基本的总线周期由()个时钟周期组成,如果8086的主频为5MHz,则总线周期为()。


    正确答案:4;800ns

  • 第3题:

    8086无等待的总线周期由()个T状态组成,Pentium无等待的总线周期由()个T状态组成。如果处理器的时钟频率为100MHz,则每个T状态的持续时间为()


    正确答案:4;2;10ns

  • 第4题:

    微处理器在什么情况下才执行总线周期?一个基本的总线周期由几个状态组成?在什么情况下需要插入等待状态?


    正确答案: 为了从存储器中取得指令或者与一个存储单元或I/O接口单元传送数据,需要它的总线接口单元执行一个总线周期。
    一个总线周期由T1、T2、T3和T4这四个状态。
    由于外设或存储器的速度较慢,不能及时的配合CPU传送数据。这时,外设或存储器就会通过“READY”的信号线在T3状态启动之前向CPU发一个“数据未准备好”信号,表示他们还来不及同CPU之间传送数据,于是,CPU会在T3之后自动插入一个或多个附加的时钟周期TW,这个TW就叫等待状态。

  • 第5题:

    8086 CPU读/写总线周期各包含多少个时钟周期?什么情况下需要插入TW等待周期?应插入多少个TW,取决于什么因素?什么情况下会出现空闲状态TI? 


    正确答案: 读写总线周期最少各包含了四个时钟周期,如果配合工作的存储器或I/O端口由于本身速度或其它原因来不及在T3时钟周期送出所需信息,则插入TW。否则不需插入等待周期TW。在T3周期结束后可立即进入T4周期;
    当检测到READY引脚为低电平,则在T3周期结后不进入T4周期,而应插入一个TW周期。以后在每一个TW周期的上升沿都要检测READY引脚电平,只有检则到READY为高电平时,才在这个TW周期后进入T4周期。
    当BIU不访问存储器和外设时,总线时序出现空闲状态TI

  • 第6题:

    8086基本总线周期由几个时钟周期构成?其中各时钟周期分别完成什么基本操作?


    正确答案:基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号RD#、WR#及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。

  • 第7题:

    8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。


    正确答案:4个;地址;T3和T4

  • 第8题:

    微处理器在什么情况下才执行总线周期?一个基本的总线周期有几个状态组成?在什么情况下需要插入等待状态?


    正确答案:当微处理器对存储器进行存取操作时,需要其BIU执行一个总线周期。一个总线周期由4个状态(T1~T4)组成。在T3时,若检测到READY=0,则在T3之后将插入一个至几个Tw状态。

  • 第9题:

    8086CPU中典型总线周期由多少个时钟周期组成?


    正确答案: 由4个时钟周期组成。

  • 第10题:

    问答题
    微处理器在什么情况下才执行总线周期?一个基本的总线周期有几个状态组成?在什么情况下需要插入等待状态?

    正确答案: 当微处理器对存储器进行存取操作时,需要其BIU执行一个总线周期。一个总线周期由4个状态(T1~T4)组成。在T3时,若检测到READY=0,则在T3之后将插入一个至几个Tw状态。
    解析: 暂无解析

  • 第11题:

    问答题
    总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?

    正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;
    解析: 暂无解析

  • 第12题:

    问答题
    微处理器在什么情况下才执行总线周期?一个基本的总线周期由几个状态组成?在什么情况下需要插入等待状态?

    正确答案: 对任何一个微处理器来说,为了从存储器中取得指令或者与之传送数据,都需要它的总线接口单元执行一个总线周期。
    一个基本的总线周期由4个状态组成:T1 ~ T4
    当存储器或外设的速度较慢,不能及时地跟上CPU的速度时,存储器或外设就会通过“READY”信号线在T3状态启动之前向CPU发一个 “数据未准备好”信号,这样,CPU会在T3之后自动插入一个或多个等待状态TW,以等待存储器或外设准备好要传送的数据。
    解析: 暂无解析

  • 第13题:

    8086CPU中,如有必要时,可以在哪两个时钟周期之间插入1个或多个TW等待周期?


    正确答案:可在T3和T4两个时钟周期之间插入1个或多个TW等待周期。

  • 第14题:

    8086系统中一个基本的总线周期由()个时钟周期组成。


    正确答案:4

  • 第15题:

    什么是总线周期?8086CPU的读/写总线周期各包含多少个时钟周期?什么情况下需要插入等待周期TW,什么情况下会出现空闲状态TI


    正确答案: 8086CPU经外部总线对存储器或I/O端口进行一次信息的输入或输出过程所需要的时间,称为总线周期。8086CPU的读/写总线周期通常包括T1、T2、T3、T4状态4个时钟周期。
    在高速的CPU与慢速的存储器或I/O接口交换信息时,为了防止丢失数据,会由存储器或外设通过READY信号线,在总线周期的T3和T4之间插入1个或多个必要的等待状态TW,用来进行必要的时间补偿。
    在BIU不执行任何操作的两个总线周期之间会出现空闲状态TI

  • 第16题:

    CPU有哪些基本操作?基本的读/写总线周期各包含多少个时钟周期?什么情况下需要插入Tw周期?应插入多少个Tw取决于什么因素?


    正确答案:①CPU最小模式下的典型时序有:存储器读写;输入输出;中断响应;系统复位及总线占用操作。
    ②一个基本的CPU总线周期一般包含四个状态,即四个时钟周期
    ③在存储器和外设速度较慢时,要在之后插入1个或几个等待状态;
    ④应插入多少个取决于READY信号的状态,CPU没有在状态的一开始采样到READY信号为低电平,就会在和之间插入等待状态,直到采样到READY信号为高电平。

  • 第17题:

    总线周期的含义是什么?8088/8086基本总线周期由几个时钟周期组成?


    正确答案:总线周期是指CPU从存储器或I/O端口存取一个字节所需的时间。8088/8086基本总线周期由4个时钟周期组成。

  • 第18题:

    8086CPU通过数据总线对()进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括()时钟周期。


    正确答案:存储器或I/O接口;4

  • 第19题:

    若8086/8088的READY引脚为逻辑0,则它将在微处理器的总线周期中引入什么状态?该状态应插入哪个状态之后?


    正确答案:引入TW状态,TW应插入T3状态之后。

  • 第20题:

    什么叫总线周期?一个总线周期包括多少时钟周期,什么情况下要插入TW等待周期?插入多少个TW取决于什么因素?


    正确答案:CPU把总线接口部件BIU完成一次访问存储器或外设操作所需要的时间称为一个总线周期,它包括了四个时钟周期。
    当访问存储器或外设时,存储器或外设不能及时配合CPU传输数据时,存储器或外设通过“READY”信号在T3之前向CPU发出一个“数据未准备好”信号,CPU会在T3之前插入一个或多个等待时间周期。当存储器或外设准备好数据,通过“READY”发“准备好”信号,CPU接受此信号后,会自动脱离TW状态进入T4状态。因此,插入多少个TW由“READY”信号决定。

  • 第21题:

    填空题
    8086系统中一个基本的总线周期由()个时钟周期组成。

    正确答案: 4
    解析: 暂无解析

  • 第22题:

    填空题
    8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。

    正确答案: 4,地址,T3和T4
    解析: 暂无解析

  • 第23题:

    问答题
    8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?

    正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。
    解析: 暂无解析

  • 第24题:

    填空题
    8086无等待的总线周期由()个T状态组成,Pentium无等待的总线周期由()个T状态组成。如果处理器的时钟频率为100MHz,则每个T状态的持续时间为()

    正确答案: 4,2,10ns
    解析: 暂无解析