整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。

题目

整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。


相似考题
更多“整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。”相关问题
  • 第1题:

    如果原理图设计的目标是PCB设计,下列说法不正确的是:

    A.元件必须给定合适的封装;

    B.元件必须输入参数;

    C.必须生成网表文件;

    D.必须电源电路和输入输出接口。


    参考答案:B

  • 第2题:

    在利用FPGA/CPLD进行逻辑电路设计时,综合后的结果是( )。

    A.Verilog或VHDL等源文件
    B.电路级的网表文件
    C.仿真结果
    D.可烧写的编程文件

    答案:B
    解析:
    本题考查FPGA/CPLD的基础知识。FPGA/CPLD在进行逻辑电路设计时,一般使用HDL语言进行输入设计,综合就是把HDL语言转换为综合网表的过程。综合网表中除了包含从HDL语言中推断出的与门、非门等组合逻辑和寄存器等时序逻辑之外,还包含FPGA特有的各种原语,诸如LUT、BRAM等硬件模块,以及这些模块的属性和约束信息。Xilinx的ISE中包含综合工具,综合完成后,可以用文本工具查看综合输出文件,综合输出一个重要结果是网表文件,用于描述布局布线。在进行最终比特流生成过程中,需要使用对应的比特流生成工具。?在FPGA中包含各种仿真,比如前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL电路级仿真、综合后仿真、门级仿真、布局布线后仿真等等。

  • 第3题:

    时序逻辑电路的()都可以用来描述同一个时序电路的逻辑功能,所以它们之间可以互相转换。

    • A、状态转换表
    • B、状态转换图
    • C、时序图
    • D、卡诺图

    正确答案:A,B,C

  • 第4题:

    ECU的内部电路结构主要包括:输入级电路、()、输出级电路和()


    正确答案:运算电路(微型计算机);安全保护电路

  • 第5题:

    制作接口表格文件需要设计和编制的接口文件有:()。

    • A、输入和输出信号电路原理图
    • B、接口地址表
    • C、梯形图
    • D、PLC数据表

    正确答案:A,B,D

  • 第6题:

    组合逻辑电路输出与输入的关系可用()进行描述。

    • A、时序图
    • B、状态表
    • C、状态图
    • D、逻辑表达式

    正确答案:B

  • 第7题:

    时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。


    正确答案:正确

  • 第8题:

    印制电路板图的设计流程:绘制电路原理图→规划电路板→设置参数→装入网络表及()→元件的()→布线→优化、调整布局布线→文件保存及输出。


    正确答案:放置封装;布局

  • 第9题:

    请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程,在各环节应注意哪些问题?


    正确答案: 完成一个电子电路设计方案的整个过程大致可分:(1)原理图设计(2)PCB设计(3)投板(4)元器件焊接(5)模块化调试(6)整机调试。注意问题如下:
    (1)原理图设计阶段
    注意适当加入旁路电容与去耦电容;
    注意适当加入测试点和0欧电阻以方便调试时测试用;
    注意适当加入0欧电阻、电感和磁珠以实现抗干扰和阻抗匹配;
    (2)PCB设计阶段
    自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接;
    FM部分走线要尽量短而粗,电源和地线也要尽可能粗;
    旁路电容、晶振要尽量靠近芯片对应管脚;
    注意美观与使用方便;
    (3)投板
    说明自己需要的工艺以及对制板的要求;
    (4)元器件焊接
    防止出现芯片焊错位置,管脚不对应;
    防止出现虚焊、漏焊、搭焊等;
    (5)模块化调试
    先调试电源模块,然后调试控制模块,然后再调试其它模块;
    上电时动作要迅速,发现不会出现短路时在彻底接通电源;
    调试一个模块时适当隔离其它模块;
    各模块的技术指标一定要大于客户的要求;
    (6)整机调试
    如提高灵敏度等问题

  • 第10题:

    下列有关Flash中文本描述错误的是()。

    • A、文本块在执行一次“分离”操作后,肯定会转化为矢量图形
    • B、可以将文本转换为组成它的线条和填充,以便对它进行改变形状、擦除和其它操作
    • C、可以将分离后的单个字符分组,或将它们更改为元件并制作为动画
    • D、将文本转换为线条和填充之后,就不可以再以文本形式编辑文字内容

    正确答案:A

  • 第11题:

    单选题
    关于进行流程分析的描述正确的是()。
    A

    就是将文字或其他描述转变为流程图的过程

    B

    就是对所建流程模型的要素特性和各部分之间的关系明确和优化的过程

    C

    就是设定流程目标的过程

    D

    是在流程建立后进行


    正确答案: B
    解析: 暂无解析

  • 第12题:

    单选题
    在VISCOCHIEF型燃油黏度控制系统中,其控制电路在结构上总体包括()。 ①CPU ②模数转换电路 ③可编程并行接口电路 ④数模转换电路 ⑤开关量输入电路 ⑥显示电路 ⑦输出控制和报警电路 ⑧模拟量输入电路
    A

    ①⑤⑥⑦⑧

    B

    ①②⑤⑥⑦

    C

    ①③④⑥⑧

    D

    ①②④⑦⑧


    正确答案: B
    解析: 暂无解析

  • 第13题:

    设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括

    原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电

    容的选取,以及布局的大小。(汉王笔试)

    共同的注意点


    正确答案:
        

  • 第14题:

    基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→综合→_____→_____→适配→编程下载→硬件测试。正确的是()。 ①功能仿真 ②时序仿真 ③逻辑综合 ④配置 ⑤分配管脚

    • A、③①
    • B、①⑤
    • C、④⑤
    • D、④②

    正确答案:B

  • 第15题:

    关于进行流程分析的描述正确的是()。

    • A、就是将文字或其他描述转变为流程图的过程
    • B、就是对所建流程模型的要素特性和各部分之间的关系明确和优化的过程
    • C、就是设定流程目标的过程
    • D、是在流程建立后进行

    正确答案:B

  • 第16题:

    在电气原理图中,主电路,控制电路、信号电路、照明电路依据什么原则排列?


    正确答案:电器原理图中,主电路画在左侧,控制电路、信号电路、照明电路依次画在组电路图的右侧。

  • 第17题:

    硬件描述语言(HDL)是一种用软件编程的方式来描述电子系统的逻辑功能、电路结构和连接形式的计算机语言。


    正确答案:正确

  • 第18题:

    HTML文件必须由特定的程序进行编译和执行才能显示,这种编译器就是()。

    • A、文本编辑器
    • B、解释程序
    • C、编译程序
    • D、Web浏览器

    正确答案:D

  • 第19题:

    时序电路的逻辑功能不能单由()来描述。

    • A、时钟方程
    • B、状态方程
    • C、状态转换表
    • D、状态转换图

    正确答案:A

  • 第20题:

    网络表文件是一张电路原理图中全部元件和电气连接关系的列表,它包含电路中的()和()。


    正确答案:元件信息;连接信息

  • 第21题:

    在汽车检修过程中,通过故障现象和对电路原理图的分析,在电路原理图上建立逻辑的检查步骤,依据()具体实施。


    正确答案:电气线路图

  • 第22题:

    ()是绘制安装接线图的基本依据,在调试和故障排除时有重要作用。

    • A、典型电路
    • B、电气原理图
    • C、主电路
    • D、控制电路

    正确答案:B

  • 第23题:

    多选题
    以下关于设计抽象度的描述中,哪些是正确的()。
    A

    算法级描述决定系统的实施方式(体系结构、算法)

    B

    门级描述是基于基本元件(AND/OR/NOT/FF等)的电路设计

    C

    门级描述决定硬件的处理方式(数据电路与控制电路)

    D

    RTL描述包括时钟级的时序设计


    正确答案: A,C
    解析: 暂无解析

  • 第24题:

    填空题
    网络表文件是一张电路原理图中全部元件和电气连接关系的列表,它包含电路中的()和()。

    正确答案: 元件信息,连接信息
    解析: 暂无解析