D触发器的应用电路如图所示,设输出Q的初值为0,那么,在时钟脉冲CP的作用下,输出Q为: A. 1 B. CP C.脉冲信号,频率为时钟脉冲频率的1/2 D.0

题目
D触发器的应用电路如图所示,设输出Q的初值为0,那么,在时钟脉冲CP的作用下,输出Q为:

A. 1
B. CP
C.脉冲信号,频率为时钟脉冲频率的1/2
D.0


相似考题
更多“D触发器的应用电路如图所示,设输出Q的初值为0,那么,在时钟脉冲CP的作用下,输出Q为: ”相关问题
  • 第1题:

    试画出图题5-15所示各触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)


    答案:

  • 第2题:

    画出图题5-11所示的脉冲JK触发器输出Q端的波形,输入端J K与CLK的波形如图所示。(设Q初始状态为0)


    答案:

  • 第3题:

    试画出图题5-19所示电路中触发器输出Q1、Q2端的波形,输入端CLK的波形如图所示。(设Q初始状态为0)


    答案:

  • 第4题:

    试画出图题5-16所示触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)


    答案:

  • 第5题:

    画出图题5-8所示的JK触发器输出Q端的波形,输入端JK与CLK的波形如图示。(设Q初始状态为0)


    答案:

  • 第6题:

    JK触发器及其输入信号波形如图所示,那么,在t=t0和t=t1时刻,输出Q分别为:



    答案:B
    解析:
    图示电路是下降沿触发的JK触发器,及是触发器的异步清零端,由触发器的逻辑功能分析即可得答案。

  • 第7题:

    D触发器组成的电路如图a)所示。设Q1、Q2的初始态是0、0,已知CP脉冲波型,Q2的波形是图b)中哪个图形?


    答案:A
    解析:
    提示:从时钟输入端的符号可见,该触发器为正边沿触发方式。即:当时钟信号由低电平上升为髙电平时刻,输出端的状态可能发生改变,变化的逻辑结果由触发器的逻辑表决定。

  • 第8题:

    JK触发器及其输入信号波形图如图所示,该触发器的初值为0,则它的输出Q为:



    答案:A
    解析:
    解:选A。
    由JK触发器的真值表可以得到答案。

  • 第9题:

    由两个主从型JK触发器组成的电路如图(a)所示,设Q1、Q2的初始态是00,已知输入信号A和脉冲信号CP的波形,如图(b)所示,当第一个CP脉冲作用后,输出将为(  )。


    A.00
    B.01
    C.10
    D.11

    答案:D
    解析:

  • 第10题:

    图a)所示电路中,复位信号,信号A及时钟脉冲信号cp如图b)所示,经分析可知,在第一个和第二个时钟脉冲的下降沿时刻,输出Q分别等于:

    A. 0 0
    B. 0 1
    C. 1 0
    D. 1 1


    答案:A
    解析:
    提示 此电路是组合逻辑电路(异或门)与时序逻辑电路(D触发器)的组合应用,电路的初始状态由复位信号RD确定,输出状态在时钟脉冲信号CP的上升沿触发。

  • 第11题:

    用3个D触发器组成的电路如图7-66所示,设Q2Q1Q0的初始状态为000,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。

    A.010和O11 B.010和001
    C.001和O11 D.000和111


    答案:C
    解析:
    正确答案是C。
    提示:第一个脉冲到来前,Q2Q1Q0=000,D2=Q1。电路的状态方程是:D1=Q0,D0=1.当第一个脉冲上升沿到来时,使Q2Q1Q0变为001。第二个脉冲上升沿到来时,使Q2Q1Q0变为011。

  • 第12题:

    用3个D触发器组成的电路如图7-68所示,设Q2Q1Q0的初始状态为000,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。

    • A、010和011
    • B、010和001
    • C、001和011
    • D、000和111

    正确答案:C

  • 第13题:

    试画出图题5-20所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图所示。(设Q初始状态为0)


    答案:  

  • 第14题:

    画出图题5-10所示的JK触发器输出端Q端的波形,CLK的波形如图所示。(设Q初始状态为0)


    答案:

  • 第15题:

    画出图题5-6所示的边沿D触发器输出Q端的波形,CLK的波形如图所示。(设Q初始状态为0)


    答案:

  • 第16题:

    试画出图题5-12所示电路输出端Q1、Qo端的波形,CLK 的波形如图所示。(设Q初始状态为0)


    答案:

  • 第17题:

    画出图题5-5所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图所示。(设Q初始状态为0)


    答案:

  • 第18题:

    JK触发器及其输入信号波形如图所示,该触发器的初值为0,则它的输出Q为:



    答案:B
    解析:
    图示电路是电位触发的JK触发器。当cp=1时,触发器取输入信号JK。触发器的状态由JK触发器的功能表(表格略)确定。

  • 第19题:

    D触发器的应用电路如图所示,设输出Q的初值为0,那么,在时钟脉冲cp的作用下,输出Q为:


    A.1
    B.cp
    C.脉冲信号,频率为时钟脉冲频率的1/2
    D.0

    答案:D
    解析:
    该电路是D触发器,这种连接方法构成保持状态。

  • 第20题:

    JK触发器及其输入信号波形如图所示,那么,在t=t0和t = t1时刻,输出Q分别为:

    A. Q(t0)= 1,Q(t1)=0
    B. Q(t0)= 0,Q(t1)=1
    C. Q(t0)= 0,Q(t1)=0
    D.Q(t0)= 1,Q(t1)=1


    答案:B
    解析:
    提示:图示电路是下降沿触发的JK触发器,RD是触发器的异步清零端,由触发器的逻辑功能分析即可得答案。

  • 第21题:

    逻辑电路图及相应的输入CP、A、B的波形分别如图所示,初始状态Q1=Q2=0,当RD=1时,D、Q1、Q2端输出的波形分别是(  )。




    答案:A
    解析:
    首先分析D端输出,D的逻辑表达式为

    故只有当A=B=1时,D=0,可排除B、D项。D触发器为边沿触发器,特征表如题28解表所示,输出Q只在时钟信号边沿改变,分析可得,A、C选项的Q1端输出均为正确的。对于第二个JK触发器,它的时钟信号与CP相反,当Q1=1时,输出Q2在每个时钟信号的下降沿翻转;当Q1=0时,输出Q2在时钟信号的下降沿变为0,可得A项正确。

  • 第22题:

    在如图7-72所示的RS触发器,设Q的初始状态为1,当输入X信号后,输出Q为()。

    A.X B.X C.1 D.0


    答案:C
    解析:
    正确答案是C。
    提示:任何触发器当没有CP脉冲时,都保持原状态。

  • 第23题:

    无论J-K触发器原来状态如何,当输入端J=1、K=0时,在时钟脉冲作用下,其输出端Q的状态为()。

    • A、0
    • B、1
    • C、保持不变
    • D、不能确定

    正确答案:B