基本RS触发器是输入低电平触发的触发器。
第1题:
下列触发器中输入无约束者有()。
第2题:
有直接控制问题的触发器包括()。
第3题:
触发器是时序电路的基本单元,一般常用的有()。
第4题:
脉冲异步时序逻辑电路中的存储元件可以采用()
第5题:
不存在一次变化问题的触发器是()。
第6题:
下列触发器中,没有约束条件的是()。
第7题:
不存在约束条件的触发器是()。
第8题:
一个只有单端输入的边沿触发器,输入信号为0,原来所处状态Q=1,在时钟信号改变时,触发器状态Q变为0,则该触发器为()。
第9题:
静态RAM中的存储单元是()。
第10题:
RS触发器可分为基本RS触发器和可控RS触发器。
第11题:
基本RS触发器
同步RS触发器
JK触发器
D锁存器
第12题:
基本RS触发器
D触发器
主从JK触发器
边沿JK触发器
第13题:
下列触发器中没有约束条件的是()。
第14题:
基本RS触发器是由输入信号间接控制触发器的输出状态。
第15题:
具有“置0”“置1”“保持”“翻转”功能的触发器叫()。
第16题:
具有保持记忆功能的触发器是()。
第17题:
下列触发器具有约束条件的是()。
第18题:
下列触发器抗干扰能力较强的触发器是()。
第19题:
存在约束条件的触发器是()。
第20题:
异步二进制计数器基本计数单元是()。
第21题:
基本RS触发器与时钟同步的RS触发器的主要区别在于()
第22题:
或非门构成的基本RS触发器触发信号是低电平有效。
第23题:
基本RS触发器
同步D触发器
主从JK触发器
维持-阻塞D触发器
第24题:
同步DC触发器
同步RS触发器
主从RS触发器
基本RS触发器