若8086/8088的READY引脚为逻辑0,则它将在微处理器的总线周期中引入什么状态?该状态应插入哪个状态之后?

题目

若8086/8088的READY引脚为逻辑0,则它将在微处理器的总线周期中引入什么状态?该状态应插入哪个状态之后?


相似考题
参考答案和解析
正确答案:引入TW状态,TW应插入T3状态之后。
更多“若8086/8088的READY引脚为逻辑0,则它将在微处理器的总线周期中引入什么状态?该状态应插入哪个状态之后?”相关问题
  • 第1题:

    在8088/8086的读写存储周期中,采样READY信号线的作用是什么?


    正确答案:决定是否在T3周期后插入等待周期TW。

  • 第2题:

    若8086 /8088的工作频率为5MHZ,完成一个总线周期需要多少时间?读写最大速率为多少?在突发状态下可执行多少条指令(MIPS)。


    正确答案:8086/8088完成一个总线周期需要800ns,其读写数据的最大速率为1.25百万次。在突发状态下每秒可执行2.5百万条指令(MIPS)。

  • 第3题:

    8086/8088CPU对存储器的读写时序各包含几个状态?其中,CPU在哪个状态完成读写操作?


    正确答案:读写时序至少包含4各状态。CPU在T3状态完成读写操作。

  • 第4题:

    微处理器在什么情况下才执行总线周期?一个基本的总线周期由几个状态组成?在什么情况下需要插入等待状态?


    正确答案: 为了从存储器中取得指令或者与一个存储单元或I/O接口单元传送数据,需要它的总线接口单元执行一个总线周期。
    一个总线周期由T1、T2、T3和T4这四个状态。
    由于外设或存储器的速度较慢,不能及时的配合CPU传送数据。这时,外设或存储器就会通过“READY”的信号线在T3状态启动之前向CPU发一个“数据未准备好”信号,表示他们还来不及同CPU之间传送数据,于是,CPU会在T3之后自动插入一个或多个附加的时钟周期TW,这个TW就叫等待状态。

  • 第5题:

    在8086/8088CPU中,每个总线周期通常由什么状态组成?但在存储器或I/O端口工作速度低的情况下,CPU自动插入什么状态?


    正确答案:每个总线周期通常由4个状态组成,但在存储器或I/O端口工作速度低的情况下,CPU自动插入TW状态。

  • 第6题:

    8086在每个总线周期的T3状态开始对()信号进行采样,若其为高电平,则进入T4状态。


    正确答案:READY

  • 第7题:

    当8255A引脚CS为高电平时,若RD为(),WR为()时则数据总线处于高阻状态。


    正确答案:任意;任意

  • 第8题:

    8086/8088微处理器的一个总线周期在()之后插入。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:C

  • 第9题:

    在8086/8088中,在T1状态,CPU往总线发出()信号。

    • A、数据
    • B、状态
    • C、地址
    • D、其它

    正确答案:C

  • 第10题:

    当8086/8088的MN/ 非MN引脚接地时,则CPU就是最大方式工作状态。


    正确答案:正确

  • 第11题:

    判断题
    当8086/8088的MN/ 非MN引脚接地时,则CPU就是最大方式工作状态。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第12题:

    单选题
    在8086/8088的延长总线周期中,在()之后插入Tw。
    A

    T1

    B

    T2

    C

    T3

    D

    T4


    正确答案: C
    解析: 暂无解析

  • 第13题:

    基本的8086总线周期由()个T状态组成,TW称为()状态,在()之间和()之间插入。


    正确答案:4;等待;T3;T4

  • 第14题:

    8086/8088在最大模式下的QS1和QS0引脚起什么作用?若QS1=1,QS0=1,它表明CPU处于什么操作状态?


    正确答案:QS1和QS0是8086/8088的指令队列状态位,用于指示本总线周期前一个始终周期正指令队列的状态,由8087协处理器监测。若QS1=1,QS0=0,则表明CPU的指令队列处于队列空。

  • 第15题:

    在8086读总线周期中,进入T3后发现READY=0,需要插入等待状态,则在插入等待状态时其引脚的高地址A19~A16()。

    • A、表示读数据对应的高4位的地址
    • B、表示CPU当前工作状态
    • C、处于高阻状态
    • D、处于不定状态

    正确答案:B

  • 第16题:

    假设某个总线周期需插入三个Tw等待状态,则该总线周期内对READY信号检测的次数是()


    正确答案:4

  • 第17题:

    8088/8086中,关于总线周期叙述不正确的是()。

    • A、总线周期通常由连续的T1~T4组成
    • B、在读写操作数时才执行总线周期
    • C、总线周期允许插入等待状态
    • D、总线周期允许存在空闲状态

    正确答案:B

  • 第18题:

    在8086/8088的延长总线周期中,在()之后插入Tw。

    • A、T1
    • B、T2
    • C、T3
    • D、T4

    正确答案:C

  • 第19题:

    8086/8088微处理器的一个典型总线周期需要()个T状态。

    • A、1
    • B、2
    • C、3
    • D、4

    正确答案:D

  • 第20题:

    在8086/8088CPU,T1状态,CPU往总线上发()信息。

    • A、数据
    • B、地址
    • C、状态
    • D、其它

    正确答案:B

  • 第21题:

    设8086/8088CPU时钟为5MHz,在访问外设时若在插入2个等待状态后,READY才有效,则该总线周期需要的时间为()。

    • A、0.8s
    • B、5s
    • C、ls
    • D、1.2s

    正确答案:D

  • 第22题:

    问答题
    8086/8088在最大模式下的QS1和QS0引脚起什么作用?若QS1=1,QS0=1,它表明CPU处于什么操作状态?

    正确答案: QS1和QS0是8086/8088的指令队列状态位,用于指示本总线周期前一个始终周期正指令队列的状态,由8087协处理器监测。若QS1=1,QS0=0,则表明CPU的指令队列处于队列空。
    解析: 暂无解析

  • 第23题:

    问答题
    若8086/8088的READY引脚为逻辑0,则它将在微处理器的总线周期中引入什么状态?该状态应插入哪个状态之后?

    正确答案: 引入TW状态,TW应插入T3状态之后。
    解析: 暂无解析