更多“8086最小模式下的存储器读周期中地址锁存发生在总线周期的()时”相关问题
  • 第1题:

    8086CPU工作在最小工作模式下,则构成计算机系统的基本部件有

    A.8284时钟发生器

    B.8282地址锁存器

    C.8286数据驱动器

    D.8288总线控制器

    E.8289总线仲裁器


    正确答案:ABC

  • 第2题:

    在8086系统中,如果要读/写从奇地址开始的一个字,需()个总线周期。


    正确答案:2

  • 第3题:

    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

  • 第4题:

    8088/8086最大模式比最小模式在结构上至少应增加()。

    • A、中断优先级控制器
    • B、总线控制器
    • C、数据驱动器
    • D、地址锁存器

    正确答案:B

  • 第5题:

    当从存储器偶地址单元读一个字节数据时,写出存储器的控制信号和它们的有效逻辑电平信号。(8086工作在最小模式)


    正确答案:8086发出20位地址信息和BHE=1,通过地址锁存信号锁存至8282,然后发出M/IO=1和RD=0等控制信号,20位地址信号和BHE=1送给存储器,经过译码,选中偶地址单元
    一字节,将其数据读出,送至数据总线,经过由DEN=0和DT/R =0控制的数据收发器8286传送至CPU。

  • 第6题:

    8086CPU的形成三大总线时,为什么要对部分地址线进行锁存?用什么信号控制锁存?


    正确答案:为了确保CPU对存储器和I/O端口的正常读/写操作,要求地址和数据同时出现在地址总线和数据总线上。而在8086CPU中AD0~AD15总线是地址/数据复用的,因此需在总线周期的前一部分传送出地址信息,并存于锁存器中,而用后一部分周期传送数据。8086CPU中是通过CPU送出的ALE高电平信号来控制锁存的。

  • 第7题:

    在8086最小模式下的典型系统配置中,完成地址锁存功能的芯片是()

    • A、8253
    • B、8255
    • C、8288
    • D、8282

    正确答案:D

  • 第8题:

    什么是地址锁存器?8086/8088系统中为什么要用地址锁存器?锁存的是什么信息?


    正确答案:地址锁存器就是一个暂存器,它根据控制信号的状态,将总线上地址代码暂存起来。8086/8088数据和地址总线采用分时复用操作方法,即用同一总线既传输数据又传输地址。当微处理器与存储器交换信号时,首先由CPU发出存储器地址,同时发出允许锁存信号ALE给锁存器,当锁存器接到该信号后将地址/数据总线上的地址锁存在总线上,随后才能传输数据。

  • 第9题:

    8086正常的存储器读/写总线周期由()个T状态组成,ALE信号在()状态内有效,其作用是()。


    正确答案:4;T1;给外部的地址锁存器提供一个地址锁存信号

  • 第10题:

    MCS-51系列单片机的P0口没有锁存功能,在对外扩展存储器时,P0口和存储器的对应的口之间必须接上()

    • A、地址译码器
    • B、地址编码器
    • C、地址锁存器
    • D、总线驱动器

    正确答案:C

  • 第11题:

    单选题
    8086工作在最小模式下,当M/IO#=0,RD#=0,WR#=1时,CPU完成的操作是()
    A

    存储器读

    B

    I/O读

    C

    存储器写

    D

    I/O写


    正确答案: D
    解析: 暂无解析

  • 第12题:

    问答题
    8086CPU的形成三大总线时,为什么要对部分地址线进行锁存?用什么信号控制锁存?

    正确答案: 为了确保CPU对存储器和I/O端口的正常读/写操作,需要求地址和数据同时出现在地址总线和数据总线上。而在8086CPU中有AD0--AD15部分总线是地址/数据复用的,因此需在总线周期的前一部分传送出地址信息,并存于锁存器中,而用后一部分周期传送数据。8086CPU中是通过CPU送出的ALE高电平信号来控制锁存的。
    解析: 暂无解析

  • 第13题:

    8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中()

    • A、M/IO=H
    • B、M/IO=L
    • C、ALE=H
    • D、WR=L
    • E、DEN=H

    正确答案:A,C

  • 第14题:

    8086正常的存储器读/写总线周期由多少个T状态组成?


    正确答案:4个

  • 第15题:

    在8086最小方式的总线读时序图中,在T2时钟周期时,AD0-ADl5,总线上有一个()。


    正确答案:高阻态

  • 第16题:

    在8086系统中,最小模式下CPU通过()引脚接收DMA控制器的总线请求,而从()引脚上向DMA控制器发总线请求允许。


    正确答案:HOLD;HLDA

  • 第17题:

    在8086读总线周期中,进入T3后发现READY=0,需要插入等待状态,则在插入等待状态时其引脚的高地址A19~A16()。

    • A、表示读数据对应的高4位的地址
    • B、表示CPU当前工作状态
    • C、处于高阻状态
    • D、处于不定状态

    正确答案:B

  • 第18题:

    8086在最小模式下,分时使用AD0-AD15,所以必须外接地址锁存器,当总线上为地址信息时,通过()将地址送入地址锁存器。

    • A、DEN
    • B、ALE
    • C、BHE
    • D、DT/R

    正确答案:B

  • 第19题:

    设8086/8088工作于最小模式,在存储器读、写周期中,总线AD15~AD0上数据开始有效的时刻(不插入Tw)分别是()。

    • A、T2、T2
    • B、T2、T3
    • C、T3、T4
    • D、T3、T2

    正确答案:D

  • 第20题:

    下面哪些叙述符合8088/8086微处理器最小模式的组成()。

    • A、8259A中断控制器,控制外设中断的申请等
    • B、8282地址锁存器(三片),获得地址总线及控制信号
    • C、8288总线控制器,转换控制总线信号,增加控制总线的负载能力
    • D、8286功率放大接收器(二片),获得数据总线

    正确答案:B,D

  • 第21题:

    8086有两种工作模式,即最大模式和最小模式,其中最小模式的特点是()。

    • A、8086提供全部控制信号
    • B、必须使用总线控制器8288
    • C、必须使用总线收发器
    • D、必须使用总线锁存器
    • E、构成单处理器系统

    正确答案:A,D,E

  • 第22题:

    多选题
    8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中()
    A

    M/IO=H

    B

    M/IO=L

    C

    ALE=H

    D

    WR=L

    E

    DEN=H


    正确答案: A,C
    解析: 暂无解析

  • 第23题:

    问答题
    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?

    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。
    解析: 暂无解析