4K×8RAM芯片的地址输入端为()个,数据输出端为()个。
第1题:
与非门输出为低电平时,需满足()。
第2题:
某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?
第3题:
已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?
第4题:
已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
第5题:
二极管"或"门电路的特点是()。
第6题:
CMOS或非门电路当两个输入端全为1或其中一个输入端为1时,输出端为0;只有当两个输入端全为0时,输出端为1。()
第7题:
一个4k*4RAM芯片的地址线有()根,数据线有()。
第8题:
或非门逻辑关系的特点是:只有当两个输入端都为高电平时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。
第9题:
一个三输入端与门输出1的条件是()。
第10题:
三端输入一端输出的逻辑与非门电路,要使其输出端得到低电平必须使()。
第11题:
第12题:
第13题:
一个存储芯片需要地址线12根,数据线4根,则该芯片的容量为()
第14题:
或非门的特点是()。
第15题:
“4K×4位”DRAM芯片有几根地址线?有几根数据线(不考虑输入/输出分别缓冲)?
第16题:
或非门逻辑关系的特点是:只有当两个输入端都为()时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。
第17题:
无论是用集成运放还是集成电压比较器构成的电压比较器电路,其输出电压与两个输入端的电位关系相同,即只要反相输入端的电位高于同相输入端的电位,则输出为()电平。相反,若同相输入端电位高于反相输入端电位,则输出为()电平。
第18题:
二输入端或非门电路,当输入端A、B有一个为高电平时,输出端应为()。
第19题:
RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。
第20题:
集成运放有()。
第21题:
一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。
第22题:
全部为高电平
至少一个端为低电平
全部为低电平
至少一个端为高电平
第23题: