CPU寄存器应该是()速存储器。
第1题:
主存储器和CPU之间增设高速缓冲器的目的是( )
A.解决CPU和主存之间的速度匹配问题
B.扩大主存储的容量
C.扩大CPU中通用寄存器的数量
D.扩大CPU中通用寄存器的数量和主存储器的容量
第2题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。
Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的一部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(L2 Cache)。
第3题:
第4题:
第5题:
第6题:
下列部件(设备)中,存取速度最快的是()
第7题:
在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOVR0,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是()。
第8题:
下列部件(设备)中,存取速度最快的是()。
第9题:
三级存储体系中,CPU外的存储器包括()。
第10题:
CPU中临时存放数据的部件是()。
第11题:
存储器
辅助存储器
寄存器
只读存储器
第12题:
累加器
寄存器
控制器
存储器
第13题:
A.地址寄存器
B.程序计数器
C.数据寄存器
D.指令寄存器
第14题:
主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(1)。
A.解决CPU、主存速度匹配
B.增加CPU通用寄存器数量
C.扩大主存容量
D.扩大主存容量和增加CPU通用寄存器数量
第15题:
第16题:
第17题:
在CPU中包含存放少量数据的器件,称为()。
A存储器
B辅助存储器
C寄存器
D只读存储器
第18题:
主存储器和CPU之间增加Cache的目的是()。
第19题:
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。
第20题:
CPU中通用寄存器的位数取决于()。
第21题:
下面数据载体中,按容量递增,速度递减排列的是()
第22题:
CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项()
第23题:
高
中
低
以上任一个