参考答案和解析
正确答案:执行单元
更多“为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。”相关问题
  • 第1题:

    Pentium 4 微处理器的双独立总线是指:①总线接口部件(BIU)与内存、I/0之间通信的总线;②总线接口部件(BIU)与 Cache之间通信的总线。


    正确答案:快存
    快存

  • 第2题:

    微机系统中的系统总线(如PCI)用来连接各功能部件以构成一个完整的系统,它需包括三种不同功能的总线,即( )。

    A.数据总线、地址总线和控制总线
    B.同步总线、异步总线和通信总线
    C.内部总线、外部总线和片内总线
    D.并行总线、串行总线和USB总线

    答案:A
    解析:
    系统总线包含有三种不同功能的总线,即数据总线DB(Data Bus)、地址总线AB(Address Bus)和控制总线CB(Control Bus)数据总线DB用于传送数据信息。地址总线AB是专门用来传送地址的。控制总线CB用来传送控制信号和时序信号。

  • 第3题:

    PLC冗余通讯总线的设计是为了提高PLC的数据传输速度。()


    正确答案:错误

  • 第4题:

    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?


    正确答案:8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。

  • 第5题:

    8086CPU内部按功能分为两部分,即()

    • A、执行部件和指令队列
    • B、总线接口部件和控制部件
    • C、执行部件和地址加法器
    • D、总线接口部件和执行部件

    正确答案:D

  • 第6题:

    从8086CPU的内部结构上看,其是由哪两部分组成。()

    • A、控制器和20位物理地址加法器
    • B、运算器和总线接口
    • C、执行单元和总线接口单元
    • D、控制器和运算器

    正确答案:D

  • 第7题:

    什么叫微处理器的并行操作方式?为什么8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


    正确答案: 并行操作,就是CPU执行完1条指令后就可以立即执行下一条指令,而不需要像以往8位CPU那样重复的进行先取指令和后执行的指令串行操作。16位CPU的这种并行操作的特点,提高了总线的信息传输效率和整个系统的执行速度。
    只有当遇到转移指令、调用指令或返回指令时,或者当某一条指令在执行过程中,需要频繁访问内存以至于总线接口单元没有空闲从内存将指令提取到指令队列中时,才需要等待总线接口单元BIU提取指令

  • 第8题:

    执行外部总线周期,负责存储器与I/O端口传送数据的是()

    • A、中央处理单元CPU
    • B、算术逻辑部件ALU
    • C、执行部件EU
    • D、总线接口部件BIU

    正确答案:D

  • 第9题:

    总线接口部件负责CPU与存储器、()之间的数据传送,即从内存单元或者外设端口中取数据,传送给执行部件。

    • A、RAM
    • B、I/O接口
    • C、ROM
    • D、CPU

    正确答案:B

  • 第10题:

    问答题
    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

    正确答案: 微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
    解析: 暂无解析

  • 第11题:

    判断题
    8086微处理器内部由执行部件和总线接口部件构成。
    A

    B


    正确答案:
    解析:

  • 第12题:

    填空题
    为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。

    正确答案: 执行单元
    解析: 暂无解析

  • 第13题:

    8086/8088微处理器由两个彼此独立又互相配合的部件组成,它们分别称为总线接口部件和______。

    A.寄存器

    B.控制器

    C.运算器

    D.执行部件


    正确答案:D
    解析:8086/8088微处理器由总线接口部件BIU和执行部件EU组成。

  • 第14题:

    连接CDU单元至各个TRU单元,帮助实现接口和O&M功能的总线系统是()。


    正确答案:cdu bus

  • 第15题:

    8086CPU从结构上可以分为执行部件()和总线接口部件()


    正确答案:EU;BIU

  • 第16题:

    8086CPU之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用()的工作方式。


    正确答案:并行

  • 第17题:

    8086CPU中总线接口单元BIU内由()个16位的段寄存器。


    正确答案:4

  • 第18题:

    8086CPU从内部功能上可分为()和()两个独立的功能部件


    正确答案:BIU;EU

  • 第19题:

    8086/8088CPU中,总线接口部件和执行部件的()工作方式,有力地提高了CPU的工作效率。


    正确答案:并行

  • 第20题:

    总线接口单元的基本功能是什么?


    正确答案:①定时和通信;
    ②总线请求和仲裁;
    ③控制操作;
    ④提供格式转换;
    ⑤数据格式转换;
    ⑥记录状态信息;
    ⑦数据传送控制;
    ⑧中断请求和响应。

  • 第21题:

    填空题
    8086CPU之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用()的工作方式。

    正确答案: 并行
    解析: 暂无解析

  • 第22题:

    问答题
    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?

    正确答案: 8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。
    解析: 暂无解析

  • 第23题:

    填空题
    8086CPU从结构上可以分为执行部件()和总线接口部件()

    正确答案: EU,BIU
    解析: 暂无解析