更多“Cache中的内容是()A、主存容量的扩充B、是主存储器中的部分地址内容的副本C、主存储器内容的地址D、主存储器部分地址的副本”相关问题
  • 第1题:

    地址映象是将主存储器中的数据分块按某种规则装入Cache存储器中,并建立主存储器地址与Cache存储器地址之间的对应关系。()

    此题为判断题(对,错)。


    参考答案:正确

  • 第2题:

    存储器管理的主要功能有主存储器的分配和管理、地址映射、扩充主存容量和存储保护。()

    此题为判断题(对,错)。


    正确答案:√

  • 第3题:

    以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。

    A.Cache扩充了主存储器的容量

    B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

    C.Cache的有效性是利用了对主存储器访问的局部性特征

    D.Cache中通常保存着主存储器中部分内容的一份副本

    A.

    B.

    C.

    D.


    正确答案:A
    解析:本题考查计算机系统基础知识。
      Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种原因:首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

  • 第4题:

    以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。

    A.Cache扩充了主存储器的容量

    B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

    C.Cache的有效性是利用了对主存储器访问的局部性特征

    D.Cache中通常保存着主存储器中部分内容的一份副本


    正确答案:A
    解析:本题考查计算机系统基础知识。
    Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种因素:首先,是由于CPU的速度和性能提高很快而主存速度较低且价格高,第二就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

  • 第5题:

    下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。

    A.cache中存放的只是主存储器中部分内容的映像

    B.cache的工作方式可以根据需要由软件进行设置

    C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个

    D.cache通常是由DRAM制作的


    正确答案:A
    解析:cache中存放的只是主存储器中部分内容的映像,其他三种说法均不正确。

  • 第6题:

    在主存储器和CPU之间增加Cache的目的是______。

    A.解决CPU和主存之间的速度匹配问题
    B.扩大主存储器容量
    C.扩大CPU中通用寄存器的数量
    D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

    答案:A
    解析:
    本题考查计算机体系结构方面的基础知识。高速缓冲存储器(Cache)是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,整个系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。

  • 第7题:

    主存储器和CPU之间增加Cache的目的是( )。

    A.解决CPU和主存之间的速度匹配问题
    B.扩大主存储器容量
    C.扩大CPU中通用寄存器的数量
    D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

    答案:A
    解析:
    CPU的速度是主存储器的数十倍,需要Cache匹配两者的速度。Cache对CPU是透明的,CPU看不到Cache所进行的操作,所以增加Cache不是为了扩大通用寄存器的数量。

  • 第8题:

    Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()

    • A、主存储器,Cache,寄存器,辅存
    • B、快存,主存储器,寄存器,辅存
    • C、寄存器,Cache,主存储器,辅存
    • D、寄存器,主存储器,Cache,辅存

    正确答案:C

  • 第9题:

    主存储器和CPU之间增加Cache的目的是()。

    • A、解决CPU和主存之间的速度匹配问题
    • B、扩大主存储器容量
    • C、扩大CPU中通用寄存器的数量
    • D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量

    正确答案:A

  • 第10题:

    为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?


    正确答案:由于Cache的内容只是主存部分内容的拷贝,故应当与主存内容保持一致。数据不一致问题通常是由于更新了Cache的数据而没有更新与其关联的存储器的数据,或更新了存储器数据却没有更新Cache的内容所引起的。
    为了保持Cache与主存储器内容的一致性,有两种写入策略:
    (1)通写法
    在此方法中,当CPU写入数据到Cache中后,Cache就立即将其写入主存中,使主存 始终保持Cache中的最新内容。此方法简单,更新内容不会丢失,但每次对Cache的修改同时要写入主存储器,总线操作频繁,影响系统性能。
    (2)回写法
    此方法中,Cache的作用好像缓冲区一样,当CPU写入数据到Cache中后,Cache并不立即将其回写到主存中,而是等到系统总线空闲时,才将Cache中的内容回写到主存中,此方法使得CPU可以持续运行而不必等待主存的更新,性能比通写法要提高很多,但其Cache控制器复杂,价格高。

  • 第11题:

    问答题
    为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

    正确答案: 由于Cache的内容只是主存部分内容的拷贝,故应当与主存内容保持一致。数据不一致问题通常是由于更新了Cache的数据而没有更新与其关联的存储器的数据,或更新了存储器数据却没有更新Cache的内容所引起的。
    为了保持Cache与主存储器内容的一致性,有两种写入策略:
    (1)通写法
    在此方法中,当CPU写入数据到Cache中后,Cache就立即将其写入主存中,使主存始终保持Cache中的最新内容。此方法简单,更新内容不会丢失,但每次对Cache的修改同时要写入主存储器,总线操作频繁,影响系统性能。
    (2)回写法
    此方法中,Cache的作用好像缓冲区一样,当CPU写入数据到Cache中后,Cache并不立即将其回写到主存中,而是等到系统总线空闲时,才将Cache中的内容回写到主存中,此方法使得CPU可以持续运行而不必等待主存的更新,性能比通写法要提高很多,但其Cache控制器复杂,价格高。
    解析: 暂无解析

  • 第12题:

    单选题
    以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。
    A

    Cache扩充了主存储器的容量

    B

    Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

    C

    Cache的有效性是利用了对主存储器访问的局部特征

    D

    Cache中通常保存着主存储器中部分内容的一份副本


    正确答案: D
    解析: Cache,即高速缓冲存储器。Cache的出现是基于两个原因。首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。Cache位于CPU和主存之间,其内容是主存内容的副本。

  • 第13题:

    对于Cache中的副本与主存储器中的内容能否保持一致,是Cache能否可靠工作的一个关键问题。()

    此题为判断题(对,错)。


    参考答案:正确

  • 第14题:

    计算机的主存储器用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址单位是【 】。


    正确答案:字节
    字节 解析:PC机中主存储器是以字节为单位编址的。

  • 第15题:

    计算机的主存储器(内存)用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址最小单位是【 】。


    正确答案:字节
    字节

  • 第16题:

    在IBM-PC/XT微机中,字符/图形显示缓冲区的地址分配方法是( )。

    A.使用系统的端口地址

    B.占用主存储器的部分RAM

    C.单独分配地址

    D.占用主存储器的部分ROM


    正确答案:C

  • 第17题:

    下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。

    A.Cache中存放的主存储器中某一部分内容的映象

    B.Cache能由用户直接访问

    C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快

    D.Cache存储器的功能不全由硬件实现


    正确答案:A

  • 第18题:

    以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是()




    A. Cache扩充了主存储器的容量
    B. Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响
    C. Cache的有效性是利用了对主存储器访问的局部性特征
    D. Cache中通常保存着主存储器中部分内容的一份副本

    答案:A
    解析:
    Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种原因:首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

  • 第19题:

    在高速缓存(Cache)—主存储器构成的存储系统中( )。

    A.主存地址到Cache地址的变换由硬件完成,以提高速度
    B.主存地址到Cache地址的变换由软件完成,以提高灵活性
    C.Cache的命中率随其容量增大线性地提高
    D.Cache的内容在任意时刻与主存内容完全一致

    答案:A
    解析:
    在程序的执行过程中,Cache与主存的地址映射是由硬件自动完成的。

  • 第20题:

    下面是主存储器和CAChe的比较,正确的有()

    • A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留
    • B、CPU访问主存储器的速度快于访问CAChe的速度
    • C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CAChe
    • D、CAChe容量一般都小于主存储器

    正确答案:A,C,D

  • 第21题:

    在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。

    • A、扩大主存储器的容量
    • B、解决CPU与主存储器之间的速度匹配问题
    • C、扩大CPU中通用寄存器的数量
    • D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量

    正确答案:B

  • 第22题:

    单选题
    以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。
    A

    Cache扩充了主存储器的容量

    B

    Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

    C

    Cache的有效性是利用了对主存储器访问的局部性特征

    D

    Cache中通常保存着主存储器中部分内容的一份副本


    正确答案: B
    解析: Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种原因:首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

  • 第23题:

    单选题
    Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()
    A

    主存储器,Cache,寄存器,辅存

    B

    快存,主存储器,寄存器,辅存

    C

    寄存器,Cache,主存储器,辅存

    D

    寄存器,主存储器,Cache,辅存


    正确答案: A
    解析: 暂无解析