更多“一个16位的并行输入接口连接在8086总线上,一次总线读写操作最”相关问题
  • 第1题:

    下面关于SCSI(小型计算机标准接口)的叙述中,错误的是

    A.SCSI总线上的设备分为启动设备与目标设备两大类

    B.SCSI总线通过SCSI适配器与主机相连

    C.连接在SCSI总线上的外设相互通信时须在系统主机的具体介入下才能进行

    D.SCSI总线以并行方式传送数据


    正确答案:C
    解析:SCSI是一种用于计算机和智能设备之间系统级接口的独立处理器标准,是一种智能的通用接口标准。它是各种计算机与外部设备之间的接口标准。其特性为:SCSI接口是一个通用接口,在SCSI母线上可以连接主机适配器和八个SCSI外设控制器,外设可以包括磁盘、磁带、CD-ROM、可擦写光盘驱动器、打印机、扫描仪和通讯设备等。SCSI是个多任务接口,设有母线仲裁功能。挂在一个SCSI母线上的多个外设可以同时工作。SCSI上的设备平等占有总线。SCSI接口可以同步或异步传输数据。SCSI接口接到外置设备时.它的连接电缆可以长达6米。

  • 第2题:

    微机与打印机连接时,打印机的信号电缆线()。

    A.只能连接在并行接口上

    B.连接在串行接口上

    C.连接在扩展I/O接口上

    D.连接在并行接口或USB接口上


    参考答案:D

  • 第3题:

    在8086最小方式的总线读时序图中,在T2时钟周期时,AD0-ADl5,总线上有一个()。


    正确答案:高阻态

  • 第4题:

    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?


    正确答案:8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。

  • 第5题:

    8086系统中存取一个非规则字需要()个总线总周期。


    正确答案:2

  • 第6题:

    什么叫微处理器的并行操作方式?为什么8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?


    正确答案: 并行操作,就是CPU执行完1条指令后就可以立即执行下一条指令,而不需要像以往8位CPU那样重复的进行先取指令和后执行的指令串行操作。16位CPU的这种并行操作的特点,提高了总线的信息传输效率和整个系统的执行速度。
    只有当遇到转移指令、调用指令或返回指令时,或者当某一条指令在执行过程中,需要频繁访问内存以至于总线接口单元没有空闲从内存将指令提取到指令队列中时,才需要等待总线接口单元BIU提取指令

  • 第7题:

    8086系统中访问存储器进行字读写操作时一定用一个总线周期。


    正确答案:错误

  • 第8题:

    USB接口的中文全称是()

    • A、串行接口
    • B、并行接口
    • C、通用串行总线
    • D、通用并行总线

    正确答案:C

  • 第9题:

    USB是由Intel公司开发的一种新的接口技术,它是()

    • A、并行接口总线
    • B、通用串行接口总线
    • C、视频接口总线
    • D、控制接口总线

    正确答案:B

  • 第10题:

    微机与打印机连接时,打印机的信号电缆线()。

    • A、只能连接在并行接口上
    • B、连接在串行接口上
    • C、连接在扩展I/O接口上
    • D、连接在并行接口或USB接口上

    正确答案:D

  • 第11题:

    问答题
    什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?

    正确答案: 微处理器的并行操作方式是指上一条指令执址操作可以与下一条指令的取址操作并行重叠操作?8086CPU由于将EU与BIU按功能 分离成两个相加独立的单元,故EU在执行上一条指令的执址操作时,可以由BIU同时进行下一条指令的取址操作此即并行操作原理。当8086CPU需要对存储器或I/O设备存取操作数时,EU才需要等待BIU提取指令。
    解析: 暂无解析

  • 第12题:

    问答题
    8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?

    正确答案: 8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。
    解析: 暂无解析

  • 第13题:

    A、USB接口是一个总线式串行接口

    B、USB接口是一个并行接口

    C、USB接口是一个低速接口

    D、USB接口不是一个通接口


    正确答案:A

  • 第14题:

    “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


    正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
    (2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
    (3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
    在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。

  • 第15题:

    8086/8088在一个总线周期中会出现哪两个总线操作?


    正确答案:一次读或一次写。

  • 第16题:

    8086/8088的一个存储器读写典型总线周期需要()个T状态。

    • A、1
    • B、2
    • C、3
    • D、4

    正确答案:D

  • 第17题:

    8088/8086中,关于总线周期叙述不正确的是()。

    • A、总线周期通常由连续的T1~T4组成
    • B、在读写操作数时才执行总线周期
    • C、总线周期允许插入等待状态
    • D、总线周期允许存在空闲状态

    正确答案:B

  • 第18题:

    8086CPU通过数据总线对()进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括()时钟周期。


    正确答案:存储器或I/O接口;4

  • 第19题:

    8086CPU访问一次存储器或I/O接口所花的时间,称为一个().

    • A、时钟周期
    • B、总线周期
    • C、指令周期
    • D、基本指令执行时间

    正确答案:B

  • 第20题:

    SCSI的中文含义为()。

    • A、并行总线接口
    • B、小型计算机系统接口
    • C、通用串行总线接口
    • D、串行总线接口

    正确答案:B

  • 第21题:

    叙述8086CPU工作于最小方式下的总线读写过程。


    正确答案:1、T1状态:CPU根据执行的是访问存储器还是访问I/O断口指令,在M/IO线上发出有效电平。高电平为读存储器,低电平为读I/O端口。此信号持续整个周期。
    读取的存储单元或I/O端口的20位地址信号通过多路复用总线输出,其中高4位地址通过地址/状态线A19/S6——A16/S3送出,低16位地址通过地址/数据线AD15——AD0送出。信号被锁存并在整个总线周期使用。
    为了锁存地址信号,CPU变在T1转台从ALE引脚输出一个正脉冲做地址锁存器8282的地址锁存信号。在ALE的下降沿到来之前,BHE和地址信号均已有效。8282正是用ALE的下降沿对地址进行锁存。
    BHE信号也在T1状态通过BHE/S7引脚送出,BHE和地址A0分别用来对奇偶地址进行寻址。 使DT/R变为低电平,控制数据总线收发器8286为数据接收状态。
    2、T2状态
    A19/S6——A16/S3线上由地址信息变成状态信息S6——S3,BHE/S7由BHE变为状态信息S7,一直持续到T4。
    AD15——AD0线上的地址信号消失,进入高阻状态,为读入数据做准备。
    DEN信号开始变为有效,开放8286总线收发器,DEN持续有效到T4的中期才结束。
    RD信号开始变为有效,控制被地址信号选中的存储单元或/IO端口打开数据输出缓冲器,以便将数据送上数据总线。DT/R继续保持低电平,使8286处于接收状态。
    3、T3状态:存储单元或I/O端口将数据送到数据总线AD15-AD0,供8286纯冲后向CPU输入。
    4、TW状态:当系统所用存储器或外设工作速度较慢,不能在基本总线周期规定的四个状态完成读操作时,将通过8284A时钟发生器送出READY信号给CPU。CPU将在T3前沿采样READY,当采到READY低电平时,CPU在T3和T4之间自动插入若干等待状态TW,直到READY为高电平,TW状态结束进入T4状态。
    5、T4状态,在T4状态和前一状态交界的下降沿处,CPU读区数据总线上的数据。
    8086最小方式下的总线写操作时序也包括4个T状态。当存储器或外设速度较慢时,在T3和T4之间插入若干TW。
    1)T1状态:与读操作1一样,ALE引脚上正脉冲的下降沿把20位地址及BHE状态锁存到8282锁存器中,DT/R为高电平
    2)T2状态,WR为低电平,并在AD线上撤去地址信号后,立即将数据输出到AD15-AD0上,不需要象读周期一样维持一个状态浮空状态以缓冲。DT/R维持高电平,DEN变为低电平,8286处于发送状态,A19/S6-A16/S3及BHE/S7变为状态输出。
    3)T3状态。各信号维持T2时的状态不变,与读周期一样,T3的前下降沿采样READY,若需插入TW从而进入等待状态,否则转入T4状态。TW状态,各信号维持不变。
    4)T4状态。前期WR变为无效并撤除数据总线上的数据;后期M/IO也变无效。此时DEN也变高电平,从而关闭8286收发器。

  • 第22题:

    判断题
    8086系统中访问存储器进行字读写操作时一定用一个总线周期。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第23题:

    问答题
    8086/8088在一个总线周期中会出现哪两个总线操作?

    正确答案: 一次读或一次写。
    解析: 暂无解析