当要将数据读入cache而cache已满时,需要将cache中已有的页面替换出去,()替换算法的实际命中率最高。A、先入后出(FILO)算法B、随机替换(RAND.算法C、先入先出(FIFO)算法D、近期最少使用(LRU)算法

题目

当要将数据读入cache而cache已满时,需要将cache中已有的页面替换出去,()替换算法的实际命中率最高。

  • A、先入后出(FILO)算法
  • B、随机替换(RAND.算法
  • C、先入先出(FIFO)算法
  • D、近期最少使用(LRU)算法

相似考题
更多“当要将数据读入cache而cache已满时,需要将cache中已”相关问题
  • 第1题:

    CPU执行指令需要从存储器读取数据时,数据搜索的顺序是()。

    A、cache、DRAM和硬盘

    B、DRAM、cache和硬盘

    C、硬盘、DRAM和cache

    D、DRAM、硬盘和cache


    参考答案:A

  • 第2题:

    一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存数据调入cache时,为了区分是主存哪个部分哪个字块调入cache中哪个字块位置。因此在cache存储器中还需存放调入主存字块的特征,即cache字块标志(主存高位地址)。cache地址映像若采用直接映像方式,本题中cache字块标志是(1)位,若采用全相联地址映像方式,则cache字块标志是(2)位。

    A.7

    B.8

    C.12

    D.19


    正确答案:A

  • 第3题:

    如果应用程序需要的数据已经在内存中,称作()。

    • A、Cache Read
    • B、Cache Hit
    • C、Cache Miss
    • D、Cache Latch

    正确答案:B

  • 第4题:

    某计算机有cache、内存、辅存来实现虚拟存储器。如果数据在cache中,访问它需要20ns;如果在内存但不在cache,需要60ns将其装入缓存,然后才能访问;如果不在内存而在辅存,需要12ms将其读入内存,然后,用60ns再读入cache,然后才能访问。假设cache命中率为0.9,内存命中率为0.6,则数据平均访问时间是多少(ns)?


    正确答案:则数据平均访问时间是506ns。

  • 第5题:

    高速缓存中需要将主存地址转换成cache地址,这种地址的转换称为地址映像,cache的地址映像方法有()()和()


    正确答案:直接映像;全相联映像;组相联映像

  • 第6题:

    对于Cache的两种写策略,执行“写”操作时,只写入Cache,仅当Cache中相应的块被替换时,才写回主存,称为()。执行“写”操作时,不仅写入Cache,而且也写入下一级存储器,称为()。


    正确答案:写回法;写直达法

  • 第7题:

    当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。

    • A、块、页
    • B、字、字
    • C、字、块
    • D、块、块

    正确答案:C

  • 第8题:

    使用Cache可以提高计算机运行速度,这是因为()。

    • A、Cache增大了内存的容量
    • B、Cache扩大了硬盘的容量
    • C、Cache缩短了CPU的等待时间
    • D、Cache可以存放程序和数据

    正确答案:C

  • 第9题:

    关于华为T系列存储阵列cache镜像技术,以下描述不正确的是 ()

    • A、存储设备双控制器都存在相同大小规格的Cache 
    • B、主机读请求下发时,会分别从本端控制器的Cache及对端控制器的Cache中读取数据               
    • C、Cache镜像通道可采用FC SAS 或PCI-e
    • D、主机写请求下发时,会将这部分数据分别写到本段控制器的Cache及对端控制器的Cache

    正确答案:B

  • 第10题:

    填空题
    对于Cache的两种写策略,执行“写”操作时,只写入Cache,仅当Cache中相应的块被替换时,才写回主存,称为()。执行“写”操作时,不仅写入Cache,而且也写入下一级存储器,称为()。

    正确答案: 写回法,写直达法
    解析: 暂无解析

  • 第11题:

    填空题
    当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。

    正确答案: 强制性,冷启动(首次访问),容量
    解析: 暂无解析

  • 第12题:

    单选题
    当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。
    A

    块、页

    B

    字、字

    C

    字、块

    D

    块、块


    正确答案: A
    解析: 暂无解析

  • 第13题:

    PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )

    A.L1 cache、12 cache、DRAM和外设

    B.L2 cache、L1 cache、DRAM和外设

    C.DRAM、外设、L2cache和L1 cache

    D.外设、DRAM、L1 cache和L2 cache


    正确答案:A
    解析:当CPU提出数据请求时,所需的数据可能会在以下四处之一找到:L1Cache,L2Cache,主存或外存系统(例如硬盘)。L1Cache就在CPU内部,速度与CPU一致但容量远小于12Cache。L2Cache目前已和CPU做在同一个基片上,因此其工作频率也与处理器的工作频率相等且容量比L1Cache要大。主存容量比Cache要大得多,由DRAM构成,但速度比L2Cache差一个数量级。外存系统容量最大,但比其他存储区域要慢的多。数据搜索首先从L1Cache开始,然后依次为L2Cache,DRAM和外存。每一级组件的速度逐渐降低,容量逐渐增大。

  • 第14题:

    在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。

    A.主存容量扩充

    B.主存和CPU速度匹配

    C.多个请求源访问主存

    D.BIOS存放


    正确答案:B
    解析:he的主要功能是提供CPU与RAM间的速度匹配问题,存储器效率的计算公式为:HTI+(1-H)T2。为了提高Cache的命中率,我们常采用LRU最近最少使用的替换算法。

  • 第15题:

    以下关于cache的阐述中,()是不对的。

    • A、CPU存取cache中的数据较快
    • B、cache封装到CPU芯片内
    • C、cache是介于CPU和硬盘驱动器之间的存储器
    • D、cache是介于CPU和内存之间的高速存储器

    正确答案:C

  • 第16题:

    当发生写失效时,是否调入相应的块到Cache中,有两种不同的选择;写回法Cache一般采用(),而写直达法一般采用()。


    正确答案:按写分配法;不按写分配法

  • 第17题:

    当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。


    正确答案:强制性;冷启动(首次访问);容量

  • 第18题:

    将指令Cache和数据Cache分开又有什么好处?


    正确答案:将指令Cache和数据Cache分开有如下好处:
    (1)可支持超前控制和流水线控制,有利于这类控制方式下指令预取操作的完成。
    (2)指令Cache可用ROM实现,以提高指令存取的可靠性。
    (3)数据Cache对不同数据类型的支持更为灵活,既可支持整数(例32位),也可支持浮点数据(如64位)。

  • 第19题:

    Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?


    正确答案:Cache做在CPU芯片内可以提高CPU访问Cache的速度。将指令Cache和数据Cache分开的好处是分体缓存支持并行访问,即在取指部件取指令的同时,取数部件要取数据。并且,指令在程序执行中一般不需要修改,故指令Cache中的内容不需写回到主存中去。

  • 第20题:

    CPU执行指令需要从存储器读取数据时,数据搜索的先后顺序是()

    • A、Cache、DRAM和硬盘
    • B、DRAM、Cache和硬盘
    • C、硬盘、DRAM和Cache
    • D、DRAM、硬盘和Cache

    正确答案:A

  • 第21题:

    问答题
    Cache做在CPU芯片内有什么好处?将指令Cache和数据Cache分开又有什么好处?

    正确答案: Cache做在CPU芯片内可以提高CPU访问Cache的速度。将指令Cache和数据Cache分开的好处是分体缓存支持并行访问,即在取指部件取指令的同时,取数部件要取数据。并且,指令在程序执行中一般不需要修改,故指令Cache中的内容不需写回到主存中去。
    解析: 暂无解析

  • 第22题:

    填空题
    高速缓存中需要将主存地址转换成cache地址,这种地址的转换称为地址映像,cache的地址映像方法有()()和()

    正确答案: 直接映像,全相联映像,组相联映像
    解析: 暂无解析

  • 第23题:

    问答题
    将指令Cache和数据Cache分开又有什么好处?

    正确答案: 将指令Cache和数据Cache分开有如下好处:
    (1)可支持超前控制和流水线控制,有利于这类控制方式下指令预取操作的完成。
    (2)指令Cache可用ROM实现,以提高指令存取的可靠性。
    (3)数据Cache对不同数据类型的支持更为灵活,既可支持整数(例32位),也可支持浮点数据(如64位)。
    解析: 暂无解析