从原理上讲,DRAM与CPU连接比SRAM与CPU连接要增加哪些电路?它们的作用分别是什么?
第1题:
A、DRAM比SRAM速度快
B、DRAM比SRAM价格低
C、DRAM比SRAM较容易使用
第2题:
8255与CPU连接时地址线一般与CPU的地址总线A1和A0连接。()
第3题:
A.SRAM比DRAM功耗高
B.SRAM比DRAM成本高
C.SRAM比DRAM速度快
D.SRAM比DRAM散热大
第4题:
有关I/O端口的描述不正确的是()
第5题:
以下哪项关于SRAM和DRAM的区别是不对()
第6题:
如果系统中无MODEM,8251A与CPU之间有哪些连接信号?
第7题:
下面是有关DRAM和SRAM存储器芯片的叙述: ①SRAM比DRAM存储电路复杂 ②SRAM比DRAM成本高 ③SRAM比DRAM速度慢 ④SRAM需要刷新,DRAM不需要刷新; 其中正确的是()。
第8题:
CPU中的Cache是SRAM(静态内存),而内存条则是DRAM(动态内存)。
第9题:
下面是有关DRAM和SRAM存储器芯片的叙述正确的是().①SRAM比DRAM存储电路简单②SRAM比DRAM成本高③SRAM比DRAM速度快④SRAM需要刷新,DRAM不需要刷新
第10题:
第11题:
对
错
第12题:
RAM、CPU、磁盘存储和资源池
RAM、CPU、数据存储和网络连接
RAM、CPU、磁盘存储和网络连接
RAM、CPU、数据存储和磁盘存储
第13题:
8255A 与CPU 连接时,地址线一般与CPU 的地址总线的______连接。
第14题:
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第15题:
接口是连接()间电路的的总称。
第16题:
以下哪项关于SRAM和DRAM的区别是不对的。()
第17题:
以下关于SRAM和DRAM的区别描述中,()是不对的。
第18题:
CPU与外界连接的部件或电路叫(),它是CPU与外设交换信息的中转站。
第19题:
在芯片组中,有一种结构,叫做南北桥结构。在南北桥结构中,北桥的作用是()。
第20题:
计算机接口是()。
第21题:
SRAM和DRAM的区别?()
第22题:
I/O端口从逻辑上讲是被CPU访问的寄存器
从连接形式上讲,I/O端口总是与总线连接
一般对I/O端口的访问只能通过专用的指令
I/O端口可以看作是CPU与外设交换数据的中转站
第23题:
实现CPU、内存与AGP显示系统的连接
实现CPU局部总线(FSB)与PCI总线的连接
实现CPU等与主板上其它器件的连接
实现CPU等器件与外设的连接