指令预取

题目

指令预取


相似考题
更多“指令预取”相关问题
  • 第1题:

    ARM处理器有7种异常:主要包括___【7】____、未定义指令UND、软件中断SWI、指令预取中止PABT、数据访问中止DABT、____【8】___以及快速中断FIQ。


    正确答案:复位RESET 外部中断请求IRQ

  • 第2题:

    可以通过()异常中断机制仿真浮点向量运算。

    • A、指令预取中止
    • B、未定义的指令
    • C、软件中断(SWI)
    • D、数据访问中止

    正确答案:B

  • 第3题:

    8086的指令预取为多少字节?在什么情况下进行预取?


    正确答案:8086的指令预取队列为6个字节,每当指令队列有两个或两个以上的字节空间,且执行部件未向BIU申请读/写储存器操作数时,BIU按顺序预取后续指令的代码,并填入指令队列。

  • 第4题:

    为了提高处理速度,Pentium4处理器采取了一系列措施,下列叙述中错误的是()。

    • A、运算器由多个运算部件组成
    • B、总线在空闲时自动从主存储器中取得一条指令
    • C、增加了指令预取部件
    • D、寄存器数目较多

    正确答案:B

  • 第5题:

    为了提高计算机中CPU的运行效率,可以采用多种措施,但以下措施中()是基本无效的。

    • A、增加指令快存容量
    • B、增加数据快存容量
    • C、使用指令预取部件
    • D、增大外存的容量

    正确答案:D

  • 第6题:

    单选题
    为了提高计算机中CPU的运行效率,可以采用多种措施,但以下措施中()是基本无效的。
    A

    增加指令快存容量

    B

    增加数据快存容量

    C

    使用指令预取部件

    D

    增大外存的容量


    正确答案: A
    解析: 暂无解析

  • 第7题:

    单选题
    为了提高处理速度,Pentium4处理器采取了一系列措施,下列叙述中错误的是()。
    A

    运算器由多个运算部件组成

    B

    总线在空闲时自动从主存储器中取得一条指令

    C

    增加了指令预取部件

    D

    寄存器数目较多


    正确答案: A
    解析: 暂无解析

  • 第8题:

    单选题
    假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是(  )。
    A

    每个指令周期中CPU都至少访问内存一次

    B

    每个指令周期一定大于或等于一个CPU时钟周期

    C

    空操作指令的指令周期中任何寄存器的内容都不会被改变

    D

    当前程序在每条指令执行结束时都可能被外部中断打断


    正确答案: B
    解析:
    本题涉及的概念比较多。首先,如果不采用Cache和指令预取技术,每个指令周期中至少要访问内存一次,即从内存中取指令。其次,指令有的简单有的复杂,每个指令周期总大于或等于一个CPU时钟周期。第三,即使是空操作指令,在指令周期中程序计数器PC的内容也会改变(PC值加“1”),为取下一条指令做准备。第四,如果机器处于“开中断”状态,在每条指令执行结束时都可能被新的更高级的中断请求所打断。所以应选择选项C。

  • 第9题:

    单选题
    可以通过()异常中断机制仿真浮点向量运算。
    A

    指令预取中止

    B

    未定义的指令

    C

    软件中断(SWI)

    D

    数据访问中止


    正确答案: C
    解析: 暂无解析

  • 第10题:

    单选题
    分支预测的目的是为了()
    A

    提高转移指令的执行速度

    B

    提高每条指令的流水执行速度

    C

    提高程序的正确性

    D

    提高指令预取的成功率


    正确答案: D
    解析: 暂无解析

  • 第11题:

    问答题
    8086的取指为什么可以被称为指令预取?

    正确答案: 取指是指从主存取出指令代码通过总线传输到处理器内部指令寄存器的过程。8086分成总线接口单元和指令执行单元,可以独立操作。在执行单元执行一条指令的同时,总线接口单元可以读取下一条指令,等到执行时不需要进行取指了,所以称为预取。
    解析: 暂无解析

  • 第12题:

    经典ARM处理器有7种异常:主要包括复位RESET、未定义指令UND、软件中断SWI、指令预取中止PABT、数据访问中止DABT、外部中断请求IRQ以及(),其中优先级最高的异常是()。


    正确答案:快速中断;复位

  • 第13题:

    若处理器预取指令的地址不存在,或该地址不允许当前指令访问,存储器会向处理器发出中止信号,但当预取的指令被执行时,就产生()

    • A、数据中止异常
    • B、指令预取中止异常
    • C、软件中断
    • D、未定义指令异常

    正确答案:B

  • 第14题:

    8086的取指为什么可以被称为指令预取?


    正确答案:取指是指从主存取出指令代码通过总线传输到处理器内部指令寄存器的过程。8086分成总线接口单元和指令执行单元,可以独立操作。在执行单元执行一条指令的同时,总线接口单元可以读取下一条指令,等到执行时不需要进行取指了,所以称为预取。

  • 第15题:

    分支预测的目的是为了()

    • A、提高转移指令的执行速度
    • B、提高每条指令的流水执行速度
    • C、提高程序的正确性
    • D、提高指令预取的成功率

    正确答案:D

  • 第16题:

    CPU通过()与内存进行数据的交换。

    • A、算术逻辑部件
    • B、指令预取部件
    • C、前端总线
    • D、地址转换部件

    正确答案:C

  • 第17题:

    填空题
    ARM处理器有7种异常:主要包括()、未定义指令UND、软件中断SWI、指令预取中止PABT、数据访问中止DABT、()以及快速中断FIQ。

    正确答案: 复位RESET,外部中断请求IRQ
    解析: ARM处理器的7种异常主要包括:复位RESET、未定义指令UND、软件中断SWI、指令预取中止PABT、数据访问中止DABT、外部中断请求IRQ以及快速中断FIQ。

  • 第18题:

    名词解释题
    指令预取

    正确答案: 为实现并行执行指令的流水线,在执行本条指令时,就同时预先从主存中取出下一条指令的代码,减少等待访存的时间,这种操作叫指令预取。
    解析: 暂无解析

  • 第19题:

    单选题
    为了大幅度提高处理器的速度,当前处理器中采用了指令并行处理技术,如超级标量(Superscalar),它是指(1)。流水线组织是实现指令并行的基本技术,影响流水线连续流动的因素除数据相关性、转移相关性外,还有(2)和(3);另外,要发挥流水线的效率,还必须重点改进(4)。在RISC设计中,对转移相关性一般采用(5)方法解决。空白(1)处应选择()
    A

    猜测法

    B

    延迟转移

    C

    指令预取

    D

    刷新流水线重填


    正确答案: B
    解析: 暂无解析

  • 第20题:

    填空题
    经典ARM处理器有7种异常:主要包括复位RESET、未定义指令UND、软件中断SWI、指令预取中止PABT、数据访问中止DABT、外部中断请求IRQ以及(),其中优先级最高的异常是()。

    正确答案: 快速中断,复位
    解析: 暂无解析

  • 第21题:

    单选题
    CPU通过()与内存进行数据的交换。
    A

    算术逻辑部件

    B

    指令预取部件

    C

    前端总线

    D

    地址转换部件


    正确答案: C
    解析: 暂无解析