某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。
第1题:
A、存储器的访问速度
B、CPU可直接访问的存储器空间大小
C、存储器的字长
D、存储器的稳定性
答案:B
解析:计算机中,地址总线的宽度决定了CPU能够访问的物理地址空间的大小。
第2题:
若不考虑I/0设备本身的性能,则影响计算机系统I/O数据传输速度的主要因素是______。
A.地址总线宽度
B.数据总线宽度
C.主存储器的容量
D.CPU的字长
第3题:
指令寄存器的位数取决于()
A.存储器的容量
B.指令字长
C.数据总线的宽度
D.地址总线的宽度
第4题:
微型机的公共外部总线是:地址总线、控制总线和()。
第5题:
若不考虑I/O设备本身的性能.则影响计算机系统I/O数据传输速度的主要因素是()。
第6题:
总线按层次可以分为()。
第7题:
所谓微机的字长是指()。
第8题:
内存储器存储单元的数目多少取决于()。
第9题:
微型计算机系统采用总线结构实现CPU、存储器和外部设备的连接,这些总线分为以下3类()。
第10题:
CPU、存储器、输入/输出接口之间利用地址总线、数据总线和()连接
第11题:
数据总线、传输总线和通信总线
地址总线、逻辑总线和信号总线
控制总线、地址总线和运算总线
数据总线、地址总线和控制总线
第12题:
存储器的容量
指令字长
数据总线的宽度
地址总线的宽度
第13题:
计算机的总线包含了地址总线,数据总线和控制总线。某计算机CPU有16条地址总线,则该计算机最大的寻址空间为(2)字节,若该CPU寻址外部的数据存储器时,第16条地址线始终为高电平,则此数据存储器的地址空间为(3)字节。
A.32k
B.48k
C.64k
D.128k
第14题:
指令寄存器的位数取决于(2)。
A.存储器的容量
B.指令字长
C.数据总线的宽度
D.地址总线的宽度
第15题:
系统总线是CPU与存储器、外部设备间的公用总线,不包括______。
A.数据总线
B.控制总线
C.通信总线
D.地址总线
第16题:
关于pentiaum cpu 的正确说法是()
第17题:
指令寄存器的位数取决于()
第18题:
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机可以配备的最大主存容量为()。
第19题:
CPU在执行IN AL,DX指令时,DX的内容输出到()
第20题:
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。
第21题:
大多数微型机的总线由()组成的。
第22题:
第23题:
第24题:
字长
地址总线的宽度
数据总线的宽度
字节数